

#### **KERJA PRAKTIK - EC184601**

Laboratorium Mikroelektronika dan Sistem Tertanam Departemen Teknik Elektro Fakultas Teknologi Elektro dan Informatika Cerdas Institut Teknologi Sepuluh Nopember (17 Desember 2021 s/d 17 Januari 2022)

Synthesizable Single-Cycle FPGA Soft Processor Core

Aaron Elson Phangestu NRP 0721 18 4000 0041

Dosen Pembimbing Ahmad Zaini, S.T., M.T.

DEPARTEMEN TEKNIK KOMPUTER Fakultas Teknologi Elektro dan Informatika Cerdas Institut Teknologi Sepuluh Nopember Surabaya 2022



#### **KERJA PRAKTIK - EC184601**

Laboratorium Mikroelektronika dan Sistem Tertanam Departemen Teknik Elektro Fakultas Teknologi Elektro dan Informatika Cerdas Institut Teknologi Sepuluh Nopember (17 Desember 2021 s/d 17 Januari 2022)

Synthesizable Single-Cycle FPGA Soft Processor Core

Aaron Elson Phangestu NRP 0721 18 4000 0041

Dosen Pembimbing Ahmad Zaini, S.T., M.T.

DEPARTEMEN TEKNIK KOMPUTER Fakultas Teknologi Elektro dan Informatika Cerdas Institut Teknologi Sepuluh Nopember Surabaya 2022

Halaman ini sengaja dikosongkan

# LEMBAR PENGESAHAN

# $Synthesizable\ Single-Cycle\ FPGA\ Soft$ $Processor\ Core$

Laporan Kerja Praktik ini disusun untuk memenuhi persyaratan akademik Departemen Teknik Komputer – Fakultas Teknologi Elektro dan Informatika Cerdas – Institut Teknologi Sepuluh Nopember

Tempat Pengesahan di: Surabaya Tanggal: 5 Juni 2022

> Menyetujui, Dosen Pembimbing,

Ahmad Zaini, S.T., M.T. NIP. 19750419 200212 1 003

Mengetahui, Kepala Departemen Teknik Komputer FTEIC - ITS,

 $\frac{\textbf{Dr. Supeno Mardi Susiki Nugroho ST., M.T.}}{\textbf{NIP. }19700313\ 199512\ 1\ 001}$ 

Halaman ini sengaja dikosongkan

# LEMBAR PENGESAHAN

# $Synthesizable \ Single-Cycle \ FPGA \ Soft$ $Processor \ Core$

Laporan Kerja Praktik ini disusun untuk memenuhi persyaratan akademik Departemen Teknik Komputer – Fakultas Teknologi Elektro dan Informatika Cerdas – Institut Teknologi Sepuluh Nopember

Tempat Pengesahan di: Surabaya Tanggal: 5 Juni 2022

Mengetahui, Pembimbing Laboratorium

# Dr. Ir. Totok Mujiono, M.Ikom

Mengetahui, Kepala Laboratorium Mikroelektronika dan Sistem Tertanam Departemen Teknik Elektro – FTEIC – ITS

Dr. Ir. Hendra Kusuma, M.Eng.Sc.

Halaman ini sengaja dikosongkan

### KATA PENGANTAR.

Puji syukur kami ucapkan kepada Tuhan Yang Maha Esa karena atas petunjuk dan rahmat-Nya, penulis telah dapat menyeleasikan Kerja Praktik di Departemen Teknik Elektro, FTEIC, ITS yang dilaksanakan tanggal 17 Desember 2021 sampai dengan 17 Januari 2022.

Dalam penyelesaian Laporan Kerja Praktik ini, kami mengucapkan terima kasih kepada semua pihak yang telah membantu terselesaikannya laporan ini hingga akhir:

- Bapak Dr. Ir. Totok Mujiono, M.Ikom. Selaku pembimbing Laboratorium Mikroelektronika dan Sistem Tertanam Departemen Teknik Elektro FTEIC-ITS.
- Ibu Dr. Diah Puspito Wulandari, S.T., M.Sc. selaku Koordinator Kerja Praktik Departemen Teknik Komputer FTEIC-ITS.
- 3. Pak Ahmad Zaini, S.T, M.T. selaku pembimbing pelaksanaan kerja praktik dan penulisan laporan Depertemen Teknik Komputer FTEIC-ITS.
- 4. Semua pihak terkait yang tidak dapat kami sebutkan satu per satu.

Penulis menyampaikan permohonan maaf jika selama pelaksanaan kerja praktik ini terdapat hal yang kurang berkenan dan apabila ada salah kata dalam penulisan laporan ini.

Surabaya, Juni 2022

Penulis

Halaman ini sengaja dikosongkan

# DAFTAR ISI

| L  | EMB | AR P   | ENGESAHAN (DEPARTEMEN)                                           | iii                    |
|----|-----|--------|------------------------------------------------------------------|------------------------|
| LI | ЕМВ | AR P   | ENGESAHAN (PERUSAHAAN)                                           | $\mathbf{v}$           |
| K  | ATA | PEN    | GANTAR                                                           | vii                    |
| D. | AFT | AR IS  | I                                                                | ix                     |
| D  | AFT | AR G   | AMBAR                                                            | xiii                   |
| D. | AFT | AR TA  | ABEL                                                             | $\mathbf{x}\mathbf{v}$ |
| 1  | PE  | NDAH   | IULUAN                                                           | 1                      |
|    | 1.1 | Latar  | Belakang                                                         | 1                      |
|    | 1.2 | Rumu   | san Permasalahan                                                 | 2                      |
|    | 1.3 | Tujua  | n                                                                | 3                      |
|    | 1.4 | Waktı  | ı dan Tempat Pelaksanaan                                         | 3                      |
|    | 1.5 | Metoo  | lologi Kerja Praktik                                             | 4                      |
| 2  | PR  | OFIL I | PERUSAHAAN                                                       | 5                      |
|    | 2.1 | Sejara | $\operatorname{th}$ Departemen Teknik Elektro FTEIC -ITS $\ .$ . | 5                      |
|    |     | 2.1.1  | Periode 1960-1961                                                | 5                      |
|    |     | 2.1.2  | Periode 1963-1965                                                | 6                      |
|    |     | 2.1.3  | Periode 1965 – 1983                                              | 6                      |
|    |     | 2.1.4  | Tahun 1983                                                       | 6                      |
|    |     | 2.1.5  | Periode 1984 – 1999                                              | 6                      |
|    |     | 2.1.6  | Periode 1999 – 2011                                              | 7                      |
|    |     | 2.1.7  | Periode 2012 – 2016                                              | 7                      |
|    |     | 2.1.8  | Periode 2017 – sekarang                                          | 8                      |

|   | 2.2 | Laboratorium Mikroelektronika dan Sistem Tertanan |                                                                              |    |  |  |  |  |
|---|-----|---------------------------------------------------|------------------------------------------------------------------------------|----|--|--|--|--|
|   |     | 2.2.1                                             | Deskripsi Laboratorium                                                       | 9  |  |  |  |  |
|   |     | 2.2.2                                             | Topik Penelitian                                                             | 9  |  |  |  |  |
|   |     | 2.2.3                                             | Layanan                                                                      | 10 |  |  |  |  |
|   |     | 2.2.4                                             | Kepala Laboratorium                                                          | 10 |  |  |  |  |
|   |     | 2.2.5                                             | Anggota Laboratorium                                                         | 10 |  |  |  |  |
|   | 2.3 | Visi d                                            | an Misi                                                                      | 10 |  |  |  |  |
|   |     | 2.3.1                                             | Visi Departemen Teknik Elektro FTEIC -ITS                                    | 10 |  |  |  |  |
|   |     | 2.3.2                                             | Misi Departemen Teknik Elektro FTEIC -ITS                                    | 11 |  |  |  |  |
|   | 2.4 | Strukt                                            | tur Organisasi                                                               | 11 |  |  |  |  |
| 3 | TIN | J <b>A</b> U                                      | AN PUSTAKA                                                                   | 13 |  |  |  |  |
|   | 3.1 | RISC-                                             | ·V                                                                           | 13 |  |  |  |  |
|   | 3.2 | RV321                                             | [                                                                            | 13 |  |  |  |  |
|   | 3.3 | FPGA                                              | A (Field Programmable Gate Array)                                            | 15 |  |  |  |  |
|   | 3.4 | Soft F                                            | Processor                                                                    | 16 |  |  |  |  |
|   | 3.5 | Quart                                             | us Prime                                                                     | 17 |  |  |  |  |
|   | 3.6 | Model                                             | Sim                                                                          | 17 |  |  |  |  |
|   | 3.7 | VHDI                                              | $L\left(VHSIC\;Hardware\;Description\;Language ight)\;\;.\;\;.$              | 17 |  |  |  |  |
|   | 3.8 | UART                                              | $\Gamma$ ( $UART$ atau Universal Asynchronous Receiver-                      |    |  |  |  |  |
|   |     | Trans                                             | mitter)                                                                      | 20 |  |  |  |  |
| 4 | DE  | SAIN                                              | DAN IMPLEMENTASI                                                             | 21 |  |  |  |  |
|   | 4.1 | Deskr                                             | ipsi Sistem                                                                  | 21 |  |  |  |  |
|   |     | 4.1.1                                             | Spesifikasi Perangkat                                                        | 22 |  |  |  |  |
|   | 4.2 | Imple                                             | mentasi Alat                                                                 | 24 |  |  |  |  |
|   |     | 4.2.1                                             | Pemodelan arsitektur <i>soft processor</i> menggunakan bahasa pemodelan VHDL | 24 |  |  |  |  |
|   |     | 4.2.2                                             | Pengujian logika soft processor menggunakan ModelSim                         | 32 |  |  |  |  |
|   |     | 4.2.3                                             | Sintesis processor core dalam Quartus Prime                                  | 33 |  |  |  |  |
|   |     | 4.2.4                                             | Pengunggahan processor core ke dalam FPGA                                    |    |  |  |  |  |
|   |     |                                                   | menggunakan USB Blaster                                                      | 34 |  |  |  |  |

| 5  | $\mathbf{PE}$ | NGUJIAN DAN EVALUASI                                          | 39 |
|----|---------------|---------------------------------------------------------------|----|
|    | 5.1           | Program pengujian                                             | 39 |
|    | 5.2           | Kompilasi Program Pengujian                                   | 39 |
|    | 5.3           | Simulasi pada ModelSim                                        | 40 |
|    | 5.4           | Resource Usage pada Sintesis Processor Core                   | 41 |
|    | 5.5           | Performa pada <i>Processor Core</i>                           | 41 |
|    | 5.6           | Critical Path pada Processor Core                             | 42 |
|    | 5.7           | Pembacaan Data Hasil Pembacaan Program Melalui Koneksi $UART$ | 42 |
| 6  | KE            | SIMPULAN DAN SARAN                                            | 49 |
|    | 6.1           | Kesimpulan                                                    | 49 |
|    | 6.2           | Saran                                                         | 49 |
| D. | AFT           | AR PUSTAKA                                                    | 51 |
| 7  | Lan           | npiran                                                        | 53 |

Halaman ini sengaja dikosongkan

# DAFTAR GAMBAR

| 2.1  | Struktur organisasi Departemen Teknik Elektro FTE-IC -ITS       | 12 |
|------|-----------------------------------------------------------------|----|
| 3.1  | Instruksi dalam RV32I <i>ISA</i>                                | 14 |
| 3.2  | Tipe instruksi dalam RV32<br>I $\mathit{ISA}.$                  | 15 |
| 3.3  | Bagian-bagian dari kode VHDL. [1]                               | 19 |
| 4.1  | Arsitektur dari soft processor single-cycle RV32I sederhana [2] | 21 |
| 4.2  | Arsitektur dari $soft\ processor\ single-cycle\ RV32I.$         | 22 |
| 4.3  | Contoh penulisan program VHDL dalam Quartus Prime               | 25 |
| 4.4  | Program Counter dari soft processor                             | 25 |
| 4.5  | Immediate Generator dari soft processor                         | 26 |
| 4.6  | Implementasi RTL-Level dari Immediate Generator.                | 26 |
| 4.7  | Register Files dari soft processor                              | 27 |
| 4.8  | Implementasi $RTL$ -Level dari $Register\ Files.$               | 27 |
| 4.9  | Control Unit dari soft processor                                | 28 |
| 4.10 | Implementasi RTL-Level dari Control Unit                        | 29 |
| 4.11 | Implementasi RTL-Level tahap Type Decode dari Control Unit.     | 29 |
| 4.12 | Implementasi RTL-Level tahap Control Decode dari Control Unit   | 30 |
| 4.13 | ALU dari soft processor                                         | 31 |
| 4.14 | Implementasi Gate-Level dari ALU                                | 31 |
| 4.15 | ALU Controller dari soft processor                              | 32 |
| 4.16 | Implementasi $Gate$ -Level dari $ALU$ $Controller$              | 32 |
| 4.17 | Melakukan kompilasi terhadap semua file desain dalam ModelSim.  | 33 |

| 4.18 | Semua file sudah valid, ditunjukkan dengan tanda centang hijau                                                                                 |
|------|------------------------------------------------------------------------------------------------------------------------------------------------|
| 4.19 | Proses analysis & synthesis                                                                                                                    |
|      | Pin Planner pada Quartus Prime                                                                                                                 |
|      | Menu Convert Programming Files pada Quartus Prime                                                                                              |
| 4.22 | Koneksi FPGA, USB Blaster, daya, dan komputer                                                                                                  |
| 4.23 | USB Blaster digunakan untuk mengunggah soft processor dalam mode Active Serial                                                                 |
| 4.24 | Proses pengunggahan ke $FPGA$ telah berhasil.                                                                                                  |
| 5.1  | Hasil deassembly menggunakan GCC toolchain bawaan Ripes simulator                                                                              |
| 5.2  | Memulai proses simulasi pada ModelSim                                                                                                          |
| 5.3  | Memasukkan sinyal yang ingin diamati ke jendela $waveform.$                                                                                    |
| 5.4  | Menjalankan simulasi ModelSim                                                                                                                  |
| 5.5  | Simulasi ModelSim sudah berhasil                                                                                                               |
| 5.6  | Resource Usage pada laporan tahap kompilasi Analysis& Synthesis dalam Quartus Prime                                                            |
| 5.7  | Frekuensi maksimal dari desain                                                                                                                 |
| 5.8  | Frekuensi maksimal dari $clock$ desain                                                                                                         |
| 5.9  | Report dan rekomendasi mengenai timing closure soft processor                                                                                  |
| 5.10 | Jalur terpanjang dari datapath yang merupakan critical path desain                                                                             |
| 5.11 | Sambungan antara <i>FPGA board</i> dan komputer menggunakan kabel RS-232. <i>Display</i> menampilkan bilangan Fibonaci terakhir di bawah 9.999 |
| 5.12 | Nilai dari $FIFO$ $memory$ yang dibaca satu per satu melalui transmisi $UART$                                                                  |

# DAFTAR TABEL

Halaman ini sengaja dikosongkan

# BAB I PENDAHULUAN

### 1.1 Latar Belakang

Selaras dengan perkembangan teknologi pada era revolusi industri 4.0 ini, peran Perguruan Tinggi sangat penting sebagai wadah untuk menghasilkan Sumber Daya Manusia yang memiliki kepribadian yang mandiri, berkualitas serta memiliki kemampuan intelektual yang baik, merasa terpanggil untuk meningkatkan mutu setiap lulusannya, baik dari segi kuantitasnya maupun segi kualitasnya. Institut Teknologi Sepuluh Nopember Surabaya sebagai salah satu Institut Teknologi di Indonesia berupaya mengembangkan sumber daya manusia serta ilmu pengetahuan dan teknologi (IPTEK), guna menunjang perkembangan pada revolusi industri 4.0

Wawasan mahasiswa mengenai dunia kerja yang berkaitan dengan bidang industri sangat diperlukan, berhubung dengan kondisi Indonesia yang merupakan negara berkembang dan memerlukan pembangunan yang sempurna dalam berbagai bidang, yang dimana teknologi adalah suatu hal yang berperan penting dalam memajukan bidang industri. Oleh karena itu dapat diharapkan bahwa pada masa yang akan datang mahasiswa sebagai calon lulusan dari Perguruan Tinggi akan lebih mengenal perkembangan pada Industri. Pada umumnya, dunia kerja dan dunia pendidikan akan memiliki perbedaan yang sangat signifikan. Hal tersebut menyebabkan lulusan dari dunia pendidikan tersebut yang ingin langsung terjun ke dunia kerja belum memiliki kepastian akan kesiapan yang matang untuk menghadapi segala sesuatu yang akan terjadi dalam dunia kerja.

Oleh karena itu, dalam rangka mengurangi kesenjangan yang sudah disebutkan sebelumnya, maka dibentuklah kegiatan praktek di lapangan yang merupakan hal yang sangat membantu bagi mahasiswa dalam merasakan dunia kerja. Salah satu cara yang efektif adalah dengan melakukan proses magang pada sebuah perusaha-

an atau yang lebih dikenal dengan Kerja Praktek. ITS diharapkan mampu menghasilkan tenaga tenaga profesional yang siap dan sesuai dengan bidang keahliannya Untuk mewujudkan itu maka ITS, pada khususnya Departemen Teknik Komputer, mempunyai program kegiatan Kerja Praktek bagi Mahasiswa, sehingga mahasiswa lulusan dari departemen ini akan mendapatkan pengalaman dan wawasan kerja yang menambah kesiapan dalam menghadapi dunia kerja yang sesungguhnya.

#### 1.2 Rumusan Permasalahan

Soft Microprocessor merupakan desain prosesor yang dideskripsikan menggunakan suatu Logic Description Language. Umumnya, digunakan Hardware Description Language Verilog atau VHDL mendeskripsikan desain suatu soft processor core. Desain ini dapat disintesis ke dalam suatu programmable logic device (PLD). Terdapat beberapa perangkat semikonduktor yang dapat di-program untuk sintesis soft processor. Misalnya, ASIC, FPGA, dan CPLD.

Perangkat terprogram yang paling banyak digunakan untuk keperluan prototyping yakni Field-Programable Gate Array (FPGA). FPGA merupakan integrated circuit yang dapat diatur ulang yang terdiri dari blok logika kombinasional dan flip-flop. FPGA dapat dikonfigurasi menggunakan Hardware Description Language, mirip dengan yang digunakan untuk Application Specific Integrated Circuit (ASIC). Bedanya, ASIC tidak dapat dikonfigurasi ulang jika pengguna ingin mengubah desain arsitektur.

Dalam merancang suatu arsitektur prosesor, digunakan Instruction Set Architecture (ISA) sebagai abstraksi. ISA merupakan bagian abstrak dari model komputer yang mendefinisikan bagaimana CPU dikontrol oleh software. ISA berfungsi sebagai antarmuka antara hardware dan software. Terdapat dua approach desain ISA: Reduced Instruction Set Computer (RISC) dan Complex Instruction Set Computer (CISC). Keduanya memiliki keunggulan dan kelemahannya masing-masing.

RISC-V merupakan salah satu Instruction Set Architecture yang sedang berkembang pesat. RISC-V adalah Instruction Set Architecture open-standard berdasarkan prinsip RISC. Karena tersedia

dengan lisensi open source, RISC-V dapat digunakan dan diubah sesuai keinginan pengguna, tanpa harus membeli lisensi seperti kebanyakan Instruction Set Architecture. Prosesor dengan RISC-V ISA dapat menjalankan program tingkat tinggi yang dikompilasi menggunakan RISC-V toolchain. Sebagai pendukung pembelajaran teoritis pada mata kuliah yang sudah dijalankan, dibutuhkan suatu program Kerja Praktek. Arsitektur dan Organisasi komputer merupakan wawasan dasar yang perlu dieksplorasi mahasiswa Teknik Komputer. Oleh karena itu, dipilih topik Kerja Praktek mengenai implementasi soft microprocessor yang dapat disintesis ke dalam hardware aktual. Selain itu, Laboratorium Mikroelektronika dan Sistem Tertanam dianggap menjadi tempat yang cocok untuk mengeksplorasi topik ini karena topik ini berhubungan dengan fokus utama laboratorium tersebut.

Kegiatan Kerja Praktek yang direncanakan akan dijalankan secara remote. Hal ini dikarenakan situasi pandemi yang sedang berlangsung sehingga work-from-home dianggap menjadi solusi paling efektif. Tidak akan terjadi perbedaan signifikan antara hasil Kerja Praktek offline maupun online, karena semua alat dan materi yang dibutuhkan dalam Kerja Praktek sudah tersedia, dan bimbingan dapat dilakukan secara online melalui online meeting.

# 1.3 Tujuan

Tujuan utama dari topik Kerja Praktek yang diangkat yakni untuk merealisasikan suatu soft microprocessor core yang dapat disintesis ke dalam sebuah Field Programable Gate Array. Processor core tersebut berbasiskan RISC-V Instruction Set Architecture dan memiliki arsitektur Single-cycle sederhana. Akan dilakukan analisa terhadap resource usage dan verifikasi terhadap eksekusi instruksi. Selain itu, FPGA direncanakan dapat berinteraksi dengan input melalui suatu interface. Interaksi tersebut dapat berupa kemampuan mengoutputkan nilai melalui serial.

# 1.4 Waktu dan Tempat Pelaksanaan

Kerja praktek akan dilaksanakan pada bulan Desember 2021 hingga Januari 2022 di Departemen Teknik Elektro, Fakultas Tek-

nologi Elektro dan Informatika Cerdas, Institut Teknologi Sepuluh Nopember Surabaya, secara *online*.

# 1.5 Metodologi Kerja Praktik

Metode yang digunakan dalam pelaksanaan kerja praktek iniadalah sebagai berikut:

- 1. Metode *literature review* dengan mempelajari literatur-literatur mengenai perangkat yang akan dirancang.
- Metode pengumpulan data dengan mengamati hasil yang dicapai dan membandingkannya dengan prediksi saat perancangan alat.
- Metode diskusi yang dilakukan dengan pembahasan hasil dengan pembimbing di lapangan.

Laporan kerja praktik akan terbagi menjadi Morbi luctus, wisi viverra faucibus pretium, nibh est placerat odio, nec commodo wisi enim eget quam. yaitu:

#### 1. Bab I Pendahuluan

Bab pertama membahas tentang latar belakang, rumusan masalah, tujuan, waktu dan tempat pelaksanaan, metodologi, dan sistematika penulisan.

#### 2. Bab II Profil Perusahaan

Bab kedua berisi profil singkat tentang Departemen Teknik Elektro ITS.

# 3. Bab III Tinjauan Pustaka

Pada bab ini dibahas mengenai teori penunjang yang berkaitan dengan perancangan soft processor berbasis RISC-V.

### 4. Bab IV Desain dan Implementasi

Bab keempat membahas mengenai proses dan hasil dari perancaan soft processor single-cycle berbasis RISC-V.

# 5. Bab V Pengujian dan Evaluasi

Bab kelima membahas mengenai hasil dan cara menguji dan memverifikasi desain dari *soft processor single-cycle* berbasis RISC-V.

# 6. Bab VI Kesimpulan dan Saran

Bab terakhir membahas tentang kesimpulan dan saran mengenai kerja praktek yang sudah dijalankan.

# BAB II PROFIL PERUSAHAAN

# 2.1 Sejarah Departemen Teknik Elektro FTEIC - ITS

Depatemen Teknik Elektro secara struktural berada dibawah Fakultas Teknologi Elektro dan Informatika Cerdas, Institut Teknologi Sepuluh Nopember (ITS). Struktur dan nama Departemen Teknik Elektro ini telah berjalan sejak januari tahun 2017 berdasarkan Peraturan Pemerintah No. 54 tahun 2015 dan Peraturan Rektor No. 10 tahun 2016.

Departemen Teknik Elektro berdiri pada tahun 1960, bersamaan dengan peresmian Perguruan Tinggi Negeri: Institut Teknologi Sepuluh Nopember di Surabaya, oleh Presiden pertama RI Ir. Soekarno. ITS yang semula memiliki 2 (dua) departemen yaitu Teknik Sipil dan Teknik Mesin, berkembang menjadi lima yaitu: Teknik Elektro, Teknik Sipil, Teknik Mesin, Teknik Perkapalan, dan Teknik Kimia. Departmen-departemen tersebut kemudian berubah menjadi fakultas.

Secara singkat sejarah perjalanan Departemen Teknik Elektro dapat diringkas sebagai berikut:

#### 2.1.1 Periode 1960-1961

Bernama Departemen Teknik Elektro, dipimpin oleh Ketua Departemen yang merupakan Presidium Institut, terdiri dari:

- 1. Presiden ITS: Dr. Angka Nitisastro
- 2. Wakil Presiden ITS: Prof. Ir. R. Soemardjo
- 3. Sekretaris ITS: R. Soemani

#### 2.1.2 Periode 1963-1965

Departemen Teknik Elektro berubah nama menjadi Fakultas Teknik Elektro, dengan pimpinan:

1. Dekan : Ir. Moerhadi

2. Pembantu Dekan I : Ir. Arief Owen

3. Pembantu Dekan II : Ir. Ong Sing Han

4. Pembantu Dekan III: Ir. Joe Boen Kiat

#### 2.1.3 Periode 1965 - 1983

Fakultas Teknik Elektro terus berkembang dengan berbagai dinamika seperti:

- Mula-mula memiliki 2 program studi: arus kuat dan arus lemah
- Berkembang menjadi 11 program studi
- Kemudian berubah lagi menjadi 5 program studi

#### 2.1.4 Tahun 1983

Merupakan periode transisi akibat terbitnya Keputusan Presiden No. 58 tahun 1982 tentang perubahan struktur fakultas di ITS. Fakultas Teknik Elektro berubah nama menjadi Jurusan Teknik Elektro dan berada dibawah Fakultas Teknologi Industri bersama beberapa jurusan lain.

#### 2.1.5 Periode 1984 – 1999

Jurusan Teknik Elektro terus berbenah dan berkembang dengan komposisi 5 bidang studi sebagai berikut:

- Teknik Sistem Tenaga
- Telekomunikasi
- Elektronika

- Teknik Sistem Pengaturan
- Teknik Komputer

Pada tahun 1986, Bidang Studi Teknik Komputer berubah menjadi program studi Teknik Komputer. Program Studi Teknik Komputer tersebut merupakan cikal bakal berdirinya Fakultas Teknologi Informasi, yang kemudian diresmikan berdasarkan SK Rektor tanggal 14 Juni 2001. Sementara itu di Jurusan Teknik Elektro masih terdapat bidang studi Teknik Komputer yang menekankan kompetensi bidang komputer terkait perangkat keras.

#### 2.1.6 Periode 1999 – 2011

Jurusan Teknik Elektro terus berkembang mengikuti perkembangan keilmuan dengan perubahan komposisi di bidang teknik komputer:

- Teknik Sistem Tenaga
- Telekomunikasi Multimedia
- Elektronika
- Teknik Sistem Pengaturan
- Teknik Komputer dan telematika

# 2.1.7 Periode 2012 – 2016

Jurusan Teknik Elektro terus berbenah dan berkembang dengan komposisi yang berubah, terdiri dari :

- Teknik Sistem Tenaga
- Telekomunikasi Multimedia.
- Elektronika
- Teknik Sistem Pengaturan
- Program Studi Teknik Multimedia dan Jaringan
- Program Studi Teknik Biomedik

Pada tahun 2012, Bidang Studi Teknik Komputer dan Telematika berubah menjadi program studi Teknik Multimedia dan Jaringan, berdasarkan Keputusan Menteri Pendidikan dan Kebudayaan Republik Indonesia No. 382/E/O/2012.

Pada tahun 2013, berdasarkan penugasan Direktorat Jenderal Pendidikan Tinggi No. 221/E/DT/2013, tanggal 20 Maret 2013 Jurusan Teknik Elektro mendapatkan amanah untuk mempersiapkan Program Studi Teknik Biomedik. Program studi ini mulai beroperasi pada tahun 2015 berdasarkan Keputusan Menteri Riset, Teknologi, dan Pendidikan Tinggi No. 102/M/Kep/2015, tangal 30 Maret 2015. Program Studi Teknik Biomedik ITS telah menerima mahasiswa baru untuk tahun ajaran 2015/2016 melalui selesksi masuk mahasiswa baru ITS program kemitraan dan mandiri (PKM). Program studi ini beranggotakan 10 orang dosen yang komposisinya terdiri dari 1 (satu) orang guru besar, 2 (dua) orang Doktor, dan 7 (tujuh) orang magister.

Pada januari tahun 2017 berdasarkan berdasarkan Peraturan Pemerintah No. 54 tahun 2015 dan Peraturan Rektor No. 10 tahun 2016, program studi D3 Teknik Elektro menjadi Departemen Teknik Elektro Otomasi di bawah Fakultas Vokasi.

# 2.1.8 Periode 2017 – sekarang

Departemen Teknik Elektro terus berkembang mengikuti perkembangan keilmuan dengan perubahan komposisi bidang keahlian sebagai berikut :

- Teknik Sistem Tenaga
- Telekomunikasi Multimedia
- Elektronika
- Teknik Sistem Pengaturan

Selama beberapa dasawarsa, sejak Teknik Elektro berbentuk fakultas hingga berubah menjadi Departemen Teknik Elektro (DTE) di bawah payung Fakultas Teknologi Elektro (FTE), program utama yang dijalankan adalah

• Program Sarjana (S1) yang memiliki 4 bidang keahlian

- Program Magister Teknik (S2) mulai didirikan pada tahun 1993
- Program Doktoral (S3) dimulai pada tahun 2005

Disisi jumlah SKS, jenjang Sarjana Teknik Elektro yang semula ditempuh dalam 200 SKS, berubah menjadi 160 SKS, mengecil menjadi 152 SKS dan sekarang menjadi 144 SKS. Hal ini memaksa adaptasi kurikulum yang cukup ketat diantara 4 bidang keahlian yang ada di Departemen Teknik Elektro.

# 2.2 Laboratorium Mikroelektronika dan Sistem Tertanam

### 2.2.1 Deskripsi Laboratorium

Laboratorium Mikroelektronika dan Sistem Tertanam merupakan salah satu laboratorium di bawah naungan Departemen Elektro FTEIC ITS. Laboratorium Mikroelektronika dan Sistem Tertanam memberi sarana kepada para mahasiswa dalam mempelajari dasar sistem elektronika dan hukum-hukum rangkaian listrik dan aplikasinya pada sistem elektronika umum khususnya pada sistem elektronika industri. Laboratorium ini melayani praktikum mahasiswa, pengerjaan tugas akhir dan tesis mahasiswa, penelitian mahasiswa bersama dosen, perkuliahan, dan kerja praktek mahasiswa.

# 2.2.2 Topik Penelitian

Penelitian yang terkait dengan laboratorium ini adalah

- Perancangan dan pembuatan modul/board elektronika Analog dan Digital
- Desain dan Implementasi Sensor Conditioning Circuits
- Perancangan dan pembuatan rangkaian akuisisi data
- Pengolahan sinyal analog
- Pengembangan dan perancangan alat cetak Braille

# 2.2.3 Layanan

Laboratorium ini melayani beberapa kegiatan antara lain

- Praktikum Rangkaian Listrik
- Praktikum Elektronika Dasar
- Kerja Praktek Mahasiswa
- Pengerjaan Tugas Akhir Mahasiswa yang sesuai dengan topiktopik penelitian Laboratorium
- Internship/Magang dalam mempelajari Elektronika Dasar
- Pelatihan Ketrampilan Elektronika Dasar untuk masyarakat umum/industri

## 2.2.4 Kepala Laboratorium

Dr. Ir. Hendra Kusuma, M.Eng.Sc.

### 2.2.5 Anggota Laboratorium

- Dr. Ir. Totok Mujiono, M.I.Kom.
- Astria Nur Irfansyah, S.T., M.Eng., Ph.D.
- Ir. Harris Pirngadi, M.T.

#### 2.3 Visi dan Misi

# 2.3.1 Visi Departemen Teknik Elektro FTEIC - ITS

Visi Departemen Teknik Elektro adalah menjadi lembaga pendidikan tinggi dan penelitian yang unggul berkelas dunia di tahun 2020 serta menjadi ujung tombak dalam proses pengembangan dan pengalihan Ilmu Pengetahuan dan Teknologi (IPTEK) dalam bidang Teknik Elektro. Untuk menjadi berkelas dunia, maka Departemen Teknik Elektro ditargetkan mempunyai 100 kegitan penelitian, 100 prestasi mahasiswa dan 200 publikasi pertahun.

# 2.3.2 Misi Departemen Teknik Elektro FTEIC - ITS

Misi Departemen Teknik Elektro adalah

- Untuk melakukan program pendidikan yang didukung oleh sumber daya yang berkualitas.
- Untuk melaksanakan pengembangan dan penerapan teknik listrik yang berkontribusi terhadap perkembangan ilmu pengetahuan dan teknologi, khususnya di bidang elektronik, energi, telekomunikasi, sistem kontrol, komputasi dan teknologi informasi. Untuk meningkatkan kompetensi staf akademik dan dukungan untuk menjadi profesional dalam tugas-tugas mereka.
- Untuk membangun suasana akademik yang kondusif dalam rangka mengembangkan kreativitas dan inovasi dari staf dan siswa
- Untuk memberikan proses pembelajaran yang berbasis pada kompetensi listrik; untuk melakukan inovatif, berkualitas tinggi, dan penelitian yang berlaku yang relevan dengan kebutuhan nasional dan global.
- Memainkan peran penting dalam meningkatkan kualitas hidup dan keunggulan kompetitif bangsa, dan mendorong kerja sama dengan lembaga domestik dan internasional.

### 2.4 Struktur Organisasi

Gambar 2.1 merupakan struktur organisasi Departemen Teknik Elektro ITS. Dalam menjalankan kegiatan operasionalnya Departemen Teknik Elektro ITS telah membentuk struktur organisasi yang kompatibel dengan struktur organisasi ITS. Dalam pelaksanaan program Departemen Teknik Elekto ITS, Kepala Departemen dibantu oleh Sekretaris Departemen, Kepala program pascasarjana, kepala laboratorium yang bertanggung jawab atas Kepemimpinan Operasional di Laboratorium dan Kepala staf non akademik (Kasubag TU) yang membantu dalam Sumber Daya Keuangan.



Gambar 2.1: Struktur organisasi Departemen Teknik Elektro $\operatorname{FTE-IC}$  -ITS

# BAB III TINJAUAN PUSTAKA

#### 3.1 RISC-V

Awalnya dirancang untuk mendukung penelitian dan pendidikan di bidang Arsitektur Komputer, arsitektur set instruksi RISC-V (ISA) sekarang ditetapkan untuk menjadi arsitektur standar bebas dan terbuka untuk aplikasi akademik dan industri [3]. Untuk keberhasilan dan adopsi RISC-V, telah dirancang untuk mendukung ruang alamat 32-bit, 64-bit dan 128-bit. ISA dipisahkan menjadi ISA integer dasar kecil, yang merupakan kumpulan instruksi minimal yang memadai untuk memberikan target yang masuk akal bagi assembler, linker, compiler, dan sistem operasi. Pondasi RISC-V menyediakan rangkaian rantai alat yang kompatibel yang mencakup setelan di atas.

Arsitektur berbasis RISC telah digunakan baik dalam aplikasi tingkat rendah dan sistem seluler pada awal abad ke-21. Daya rendah dan pasar tertanam biaya rendah didominasi oleh arsitektur ARM berbasis RISC. Sebagian besar perangkat berbasis android, Apple iPhone iPad dan sebagian besar perangkat genggam menggunakan arsitektur ARM. Garis MIPS saat ini dapat ditemukan di game seperti konsol game PlayStation Portable, Nintendo 64 dan gateway perumahan pribadi seperti seri Linksys WRT54G. SuperH (SH) adalah ISA RISC 32-bit lainnya yang dikembangkan oleh Hitachi. Karena banyak paten untuk SuperH yang kedaluwarsa, SuperH2 sedang diimplementasikan kembali sebagai perangkat keras open source dengan nama J2.

#### 3.2 RV32I

RV32I merupakan salah satu varian dari kumpulan RISC-V Instruction Set Architecture. RV32I dirancang agar cukup untuk membentuk target kompiler dan mendukung lingkungan sistem operasi modern. Itu juga dirancang untuk mengurangi perangkat keras

| Instruction Category (Type)                                        | RV32I Instruction                                          | Example                                                                                                                                                                                 |  |  |  |
|--------------------------------------------------------------------|------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| Integer Register-Register<br>Instructions (R-Type)                 | add, sub, sll, slt,<br>sltu, xor, srl, sra,<br>or, and     | add rd,rs1,rs2 The content of register rs1 is added with that of rs2 and the result is stored in register rd.                                                                           |  |  |  |
| Integer Register-Immediate<br>Instructions (I-Type)                | addi, slti, sltiu, ori,<br>xori, andi, slli, srli,<br>srai | xori rd,rs1,imm XOR operation is performed on the content of register rs1 and immediate value and the result is stored in register rd.                                                  |  |  |  |
| Integer Computational<br>Instructions (U-Type)                     | lui, auipe                                                 | lui rd,imm  The immediate value is placed in the top 20 bits of the register rd, filling in the lowest 12 bits with zeros.                                                              |  |  |  |
| Control Transfer Instructions<br>-Unconditional Jumps (UJ, I-Type) | jal, jalr                                                  | jal rd,imm The immediate offset is sign -extended and added to PC to form the jump target address. The address of the instruction following the jump (PC+4) is stored into register rd. |  |  |  |
| Control Transfer Instructions<br>-Conditional Branches (SB-Type)   | beq, bne, blt, bltu,<br>bge, bgeu                          | beg rs1.rs2,imm The 12-bit immediate value is added to the current PC to give the target address. Branch is taken if the contents of register rs1 and rs2 are equal.                    |  |  |  |
| Load Instructions (I-Type)                                         | lw, lh, lb, lhu, lbu                                       | he rd,rsl,imm A 32-bit value is copied from memory to register rd. The effective byte address is obtained by adding register rsl to the sign-extended 12-bit offset.                    |  |  |  |
| Store Instructions (S-Type)                                        | sw, sh, sb                                                 | sw rs1,rs2,imm The 32-bit value in register rs2 is copied to memory. The effective byte address is obtained by adding register rs1 to the sign-extended 12-bit offset.                  |  |  |  |

Gambar 3.1: Instruksi dalam RV32I ISA.

yang diperlukan untuk implementasi minimal. RV32I berisi 40 instruksi unik. Gambar 3.1 merupakan intruksi dalam RV32I ISA dan kategori-kategorinya. Implementasi yang lebih terintegrasi dan kompleks mungkin mencakup delapan instruksi SCALL/SBREA-K/CSRR dengan satu instruksi perangkat keras SISTEM yang selalu menjebak dan mungkin dapat mengimplementasikan instruksi FENCE dan FENCE.I sebagai NOP yang akan mengurangi jumlah instruksi perangkat keras menjadi total 38. Implementasi ini mencakup pengurangan 38 instruksi perangkat keras.

RISC-V memiliki 32 register dalam file register yang diindeks dari 0 hingga 31 [2], di antaranya 31 adalah register tujuan umum (diindeks 1 hingga 31) dan register yang diindeks 0 diprogram ke konstan 0. RISC-V tidak menentukan konvensi pemanggilan perangkat lunak apa pun, jadi konvensi pemanggilan MIPS diikuti un-

| 31 | 27               | 26     | 25    | 24         | 20       | 19     | 15          | 14  | 12   | 11   |         | 7 | 6    | 0   |
|----|------------------|--------|-------|------------|----------|--------|-------------|-----|------|------|---------|---|------|-----|
|    | fun              | ct7    |       | rs         | :2       | rs     | 1           | fun | ict3 |      | rd      |   | opco | ode |
|    |                  |        | imm[1 | 1:0]       |          | rs     | 1           | fun | ict3 |      | rd      |   | opco | ode |
|    | imm[             | [11:5] |       | rs         | ;2       | rs     | 1           | fun | ict3 | i    | mm[4:0] |   | opco | ode |
| i  | imm[12/10:5] rs2 |        |       | rs1 funct3 |          |        | imm[4:1/11] |     |      | opco | ode     |   |      |     |
|    |                  |        |       | imr        | n[31:12  | ]      |             |     |      |      | rd      |   | opco | ode |
|    |                  |        | iı    | mm[20/     | 10:1/11/ | 19:12] |             |     |      |      | rd      |   | opco | ode |

R-type I-type S-type BB-type U-type JJ-type

Gambar 3.2: Tipe instruksi dalam RV32I ISA.

tuk pekerjaan ini. Penghitung program adalah register lain yang terlihat oleh pengguna di RISC-V.

Ada empat format instruksi inti dalam set instruksi bilangan bulat dasar RV32I: R, I, S dan U. Gambar 3.1 merangkum instruksi dengan contoh dan Gambar 3.2 mewakili pengkodean instruksi ini di RV32I. Setiap instruksi memiliki panjang 32-bit tetap dan harus disejajarkan dengan memori hingga batas empat-byte. Jika ini tidak diikuti, pengecualian alamat instruksi yang tidak selaras akan dihasilkan. ISA dasar RISC-V tidak memiliki instruksi untuk memeriksa luapan aritmatika bilangan bulat dan karenanya tidak ada pemeriksaan tingkat perangkat keras untuk luapan dalam operasi aritmatika bilangan bulat yang diimplementasikan di RV32I karena dapat diimplementasikan menggunakan cabang RISC-V.

# 3.3 FPGA (Field Programmable Gate Array)

FPGA (Field Programmable Gate Array) terdiri dari kelompok Logic Cell (LC), yang saling berhubungan melalui sumber daya perutean yang dapat diprogram[4]. Konfigurasi FPGA disimpan pada RAM statis tertanam di dalam chip, ini mengontrol isi LC dan multiplexer yang melakukan perutean. Arsitektur dasar ini tidak berubah secara dramatis sejak diperkenalkan pada 1980-an. FPGA awal menggunakan sel logika yang terdiri dari 4-input lookup table (LUT) dan register. Perangkat saat ini menggunakan input dalam jumlah yang lebih besar (6 input untuk Virtex-5 dan 7 input untuk Stratix III) dan memiliki sirkuit terkait lainnya. Karena area meningkat dengan jumlah input tetapi kedalaman logika berkurang, tren untuk LUT yang lebih besar mencerminkan peningkatan interkoneksi ke penundaan logika dalam teknologi sirkuit terintegrasi (IC) modern. Cluster menghubungkan beberapa LC dan berfungsi

untuk menyediakan perutean lokal di dalam cluster. Jumlah lapisan logam yang lebih banyak tersedia dalam proses IC (12 lapisan dalam kasus Virtex-5) tercermin dalam kepadatan interkoneksi yang dapat diprogram lebih baik. Sementara perangkat awal memiliki masalah dengan rutabilitas, hal ini jarang terjadi pada perangkat kontemporer.

Blok tertanam banyak digunakan dalam FPGA, berfungsi untuk meningkatkan penundaan, daya, dan area jika digunakan oleh aplikasi, tetapi membuang area dan daya jika tidak digunakan. Blok tertanam awal termasuk rantai pembawa cepat, memori, loop terkunci fase, loop terkunci tunda, pengujian pemindaian batas, dan pengganda. Baru-baru ini, pengganda telah digantikan oleh blok pemrosesan sinyal digital (DSP) yang menambahkan dukungan untuk operasi logis, pergeseran, penambahan, perkalian-tambah, perkalian kompleks, dll. Sifatnya yang umum telah ditingkatkan melalui fitur-fitur seperti dukungan panjang kata berganda dan kemampuan kaskade. Hasilnya, mereka dapat mengimplementasikan primitif seperti filter, transformasi, dan floating point dengan lebih efisien. Dukungan langsung untuk sebagian besar standar memori eksternal berkecepatan tinggi modern, jaringan, bus komunikasi, dan IO juga disertakan. Baik prosesor tertanam keras (misalnya PowerPC) dan lunak (misalnya NIOS II) untuk FPGA tersedia; prosesor keras tampaknya menurun, mungkin karena peningkatan biaya saat tidak diperlukan. Prosesor, keras atau lunak, mendukung perangkat periferal yang dapat dikonfigurasi pengguna yang diimplementasikan pada FPGA dan menjalankan sistem operasi umum seperti Linux.

# 3.4 Soft Processor

Prosesor inti lunak adalah model bahasa deskripsi perangkat keras (HDL) dari prosesor tertentu (CPU) yang dapat disesuaikan untuk aplikasi tertentu dan disintesis untuk target ASIC atau FPGA [5]. Dalam banyak aplikasi, prosesor inti lunak memberikan beberapa keunggulan dibandingkan prosesor yang dirancang khusus seperti pengurangan biaya, fleksibilitas, kemandirian platform, dan kekebalan yang lebih besar terhadap keusangan. Sistem tertanam adalah komponen perangkat keras dan perangkat lunak yang

bekerja bersama untuk melakukan fungsi tertentu. Biasanya mereka berisi prosesor tertanam yang sering dalam bentuk prosesor inti lunak yang mengeksekusi kode perangkat lunak. Makalah ini menyajikan survei prosesor soft-core yang digunakan dalam sistem tertanam. Beberapa prosesor inti lunak yang tersedia dari vendor komersial dan komunitas sumber terbuka ditinjau dan dibandingkan berdasarkan fitur arsitektur utama. Selain itu, beberapa contoh dunia nyata dari sistem tertanam yang menggunakan prosesor inti lunak dirangkum. Karena kompleksitas sistem tertanam terus meningkat, diharapkan penggunaan prosesor soft-core yang dapat disesuaikan akan menjadi lebih luas.

### 3.5 Quartus Prime

Intel Quartus Prime adalah perangkat lunak desain perangkat logika yang dapat diprogram yang diproduksi oleh Intel [6]. Quartus Prime memungkinkan analisis dan sintesis desain HDL, yang memungkinkan pengembang untuk mengkompilasi desain mereka, melakukan analisis waktu, memeriksa diagram RTL, mensimulasikan reaksi desain terhadap rangsangan yang berbeda, dan mengkonfigurasi perangkat target dengan programmer. Quartus Prime mencakup implementasi VHDL dan Verilog untuk deskripsi perangkat keras, pengeditan visual sirkuit logika, dan simulasi bentuk gelombang vektor.

#### 3.6 ModelSim

ModelSim adalah alat pengembangan yang disesuaikan dengan insinyur desain digital [7]. Ini adalah mesin simulasi yang dioptimalkan untuk deskripsi SystemC, Verilog, dan VHDL dari sistem perangkat keras tetapi juga berisi tampilan bentuk gelombang yang kuat dan fitur ekspor data simulasi yang penting untuk debugging dan verifikasi desain perangkat keras digital.

# $3.7~{\rm VHDL}~(\textit{VHSIC Hardware Description Language})$

VHDL (VHSIC Hardware Description Language) merupakan bahasa pemodelan sistem digital untuk sirkuit terintegrasi berke-

cepatan tinggi. Pada bulan Maret 1980, Departemen Pertahanan meluncurkan program Very High Speed Integrated Circuit untuk memajukan teknologi sirkuit terpadu berkecepatan tinggi, khususnya untuk sistem pertahanan [8]. Pada awal program VHSIC, menjadi jelas bahwa bahasa deskripsi perangkat keras standar diperlukan untuk mengomunikasikan data desain, dan pada musim panas 1981, Institut Analisis Pertahanan mengatur lokakarya untuk menentukan persyaratan untuk standar semacam itu.

Departemen Pertahanan menggunakan laporan akhir dari lokakarya IDA sebagai dasar untuk menentukan seperangkat persyaratan bahasa untuk Bahasa Deskripsi Perangkat Keras VHSIC, mengeluarkan permintaan proposal untuk pengadaan dua fase VHDL dan lingkungan pendukungnya. Tim Intermetrics, IBM, dan Texas Instruments dianugerahi kontrak untuk merancang dan mengimplementasikan VHDL dan lingkungan pendukungnya. Program, yang dimulai pada 31 Juli 1983, membutuhkan fase desain 12 bulan, diikuti dengan dua bulan tinjauan desain dan periode implementasi 14 bulan. Salah satu persyaratan utama adalah bahwa VHDL menggunakan konstruksi Ada4 sedapat mungkin.

VHDL mendukung desain, dokumentasi, dan simulasi perangkat keras yang efisien dari level sistem digital hingga level gerbang. Meskipun dirancang untuk tidak bergantung pada teknologi, metodologi desain, atau alat lingkungan yang mendasarinya, bahasa ini juga dapat diperluas ke berbagai teknologi perangkat keras, metodologi desain, dan berbagai kebutuhan informasi alat otomasi desain.

Tujuan utama dari VHDL adalah untuk mendukung penyisipan teknologi-istilah yang diberikan untuk penggunaan teknologi terbaru dalam pengembangan sistem baru dan peningkatan yang sudah ada untuk bersantai persyaratan lingkungan atau untuk meningkatkan kinerja. VHDL diharapkan dapat mengurangi jeda waktu dan biaya yang terlibat dalam penyisipan teknologi.

```
-- Header: copyright and file details
                                                    Komentar pada header
library ieee;
use ieee.std_logic_1164.all;
                                                    Deklarasi library
use ieee.numeric_std.all;
entity outline is
  generic(

    Generic dan port I/O

    -- Some synthesis-time parameters
                                                                                  pulse_out
    -- Interface definitions
end outline;

    Deklarasi Arsitektur

architecture outline_rtl of outline is
  -- Internal signal declarations
begin -- outline rtl
                                                   Dapat dideklarasikan
  -- Core functionality
                                                    dalam file berbeda
end outline_rtl;
```

Gambar 3.3: Bagian-bagian dari kode VHDL. [1]

Gambar 3.3 merupakan struktur dasar dari kode dalam bahasa pemodelan VHDL. File VHDL dimulai dengan beberapa pernyataan import perpustakaan, diikuti oleh 2 bagian utama: entitas dan arsitektur. Bagian entitas adalah tempat penentuan pin I/O modul (atau pin chip, jika itu menggambarkan level teratas). Ini terdiri dari satu atau dua bagian: generik dan port. Bagian umum adalah tempat penjelasan parameter yang terkunci setelah desain disintesis. Jika ingin dideskripsikan bus data yang lebarnya 'n' bit, maka dapat didefinisikan apa itu 'n' di bagian ini, lalu rujuk ke bagian port di bawah ini. Jika modul digunakan dalam desain hierarkis, maka setiap instance modul ini dapat memiliki nilai yang berbeda. Bagian port adalah tempat dijelaskan kabel dan bus yang masuk dan keluar dari modul. Bagian bawah file adalah arsitektur dan di situlah dapat digambarkan fungsionalitas desain. Ini memiliki 2 bagian: deklarasi dan fungsionalitas inti. Di antara arsitektur dan pernyataan awal, dapat ditentukan sinyal, konstanta, tipe, catatan, dan semua hal lain yang akan digunakan di bagian selanjutnya. Terakhir, di antara pernyataan awal dan akhir, dijelaskan apa yang sebenarnya dilakukan oleh fungsionalitas inti.

# 3.8 UART (*UART atau Universal Asynchronous Receiver-Transmitter*)

UART atau Universal Asynchronous Receiver-Transmitter merupakan protokol komunikasi serial pada sistem komputer. Motivasi utama di balik implementasi UART pada FPGA adalah: UART tersedia langsung di mikrokontroler untuk komunikasi serial tetapi ini tidak tersedia dalam kasus FPGA. Ini terbukti bermanfaat untuk menyediakan antarmuka antara FPGA dan beberapa modul atau perangkat komunikasi seperti modul GSM, dll. UART pada dasarnya digunakan di antara perangkat periferal yang lambat dan cepat misalnya: komputer dan printer atau di antara pengontrol dan LCD. Karena alasan ini, UART sebagian besar digunakan untuk jarak pendek, kecepatan rendah, dan biaya rendah. Blok utama untuk perancangan UART adalah clock generator, transmitter, dan receiver. Diagram blok pemancar dan penerima diimplementasikan menggunakan mesin keadaan terbatas.

Penerima/pemancar asinkron universal disingkat UART. UART pada dasarnya digunakan di antara perangkat periferal yang lambat dan cepat misalnya: komputer dan printer atau di antara pengontrol dan LCD. Karena alasan ini, UART sebagian besar digunakan untuk jarak pendek, kecepatan rendah, dan biaya rendah [9]. Makalah ini menggunakan bahasa deskripsi Verilog untuk mengimplementasikan fungsi inti UART dan mengintegrasikannya ke dalam chip FPGA. UART memainkan peran penting dalam sistem kontrol kompleks modern, desain IC kontrol gerak, Sistem Akuisisi Data Berkecepatan Tinggi yang Andal, algoritma AES untuk berkomunikasi dengan cepat dan efektif. Ini memiliki tiga komponen utama vaitu pemancar, penerima dan generator baud rate. Karena kami menggunakan mesin negara untuk pemancar dan penerima karena desain kami menjadi kurang kompleks dan UART yang diusulkan menjadi lebih stabil, andal dan kompak untuk komunikasi data serial. Karena itu, konsumsi LUT, sandal jepit atau singkatnya konsumsi area chip menjadi lebih sedikit. Kami juga telah menguji desain kami untuk kesalahan yang muncul selama transmisi data untuk menganalisis bahwa keluaran penerima kami bebas dari kesalahan atau tidak.

# BAB IV DESAIN DAN IMPLEMENTASI

### 4.1 Deskripsi Sistem



Gambar 4.1: Arsitektur dari soft processor single-cycle RV32I sederhana [2].

Gambar 4.1 merupakan representasi sederhana dari soft processor RISC-V yang mendukung sebagian instruksi [2]. Datapath dalam desain ini mendukung sebagian kecil instruksi dari Instruction Set Architecture RISC-V RV32I. Arsitektur ini mampu menjalankan suatu instruksi dalam satu siklus clock. Instruksi yang belum didukung misalnya JAL, JALR, dan AUIPC. Dalam proyek ini, desain

arsitektur sederhana ini akan dikembangkan menjadi  $soft\ processor$  yang mampu menjalankan semua instruksi RV32I ISA kecuali ECALL, FENCE, dan CSSR.



Gambar 4.2: Arsitektur dari soft processor single-cycle RV32I.

Gambar 4.2 merupakan arsitektur top-level dari soft processor yang telah dirancang. Prosesor ini dapat menjalankan sebuah instruksi dalam satu clock cycle. Instruksi mula-mula berasal dari Program Memory yang mendapatkan alamat instruksi dari Program Counter. Instruksi ini kemudian akan didekodekan dan didapatkan sinyal kontrolnya. Sinyal kontrol ini akan memilih operand dan tipe operasi ALU yang akan dijalankan. Sinyal immediate akan dihasilkan oleh immediate generator. Tipe dari immediate yang digunakan tergantung dengan tipe instruksi. Penggunaan register files dan data memory juga akan ditentukan sesuai tipe instruksi.

### 4.1.1 Spesifikasi Perangkat

Dalam proyek ini, telah digunakan sejumlah perangkat baik perangkat keras maupun perangkat lunak, diantarnya:

### 1. Personal Computer

Komputer akan digunakan untuk melakukan pemodelan soft

processor dan pemrograman Field Programmable Gate Array. Komputer digunakan untuk menjalankan perangkat lunak pemodelan dan simulasi, misalnya: Logisim, ModelSim, Ripes, dan Quartus Prime.

• Prosesor: AMD Ryzen 5 1600

• RAM: 16 GB

• GPU: GTX 1080

• Storage: 256 GB

### 2. Field Programmable Gate Array

FPGA merupakan perangkat logika yang dapat diprogram. FPGA akan digunakan untuk menjalankan  $soft\ processor$  hasil sintesis.

• Tipe: EP4CE6E22C8N

 $\bullet$  Logic Elements: 6272

• Memory bits: 276480

• Logic Array Blocks: 392

• SDRAM: 64Mbit

#### 3. USB Blaster

USB Blaster merupakan perangkat yang digunakan untuk mengunggah bitstream hasil kompilasi soft processor dari komputer ke FPGA. Dapat digunakan koneksi JTAG maupun Active Serial sesuai dengan kebutuhan. Pada mode JTAG, konfigurasi bitstream yang diunggah hanya bertahan hingga FPGA dimatikan. Sedangkan, pada mode Active Serial, bitstream akan disimpan dalam memori flash yang akan dituliskan kembali pada saat FPGA dinyalakan.

#### 4. Kabel RS-232

Merupakan kabel yang digunakan oleh FPGAuntuk berkomunikasi melalui protokol $\mathit{UART}$  dengan komputer.

### 5. Quartus Prime design software

Merupakan perangkat lunak yang digunakan untuk melakukan pemodelan, kompilasi, dan analisa desain digital dalam bentuk *Hardware Description Language*.

### 6. ModelSim simulation software

Merupakan perangkat lunak yang digunakan untuk mensimulasikan gelombang-gelombang logika pada file pemodelan perangkat keras yang dikompilasi dari berkas Hardware Description Language.

### 7. Ripes simulator

Merupakan perangkat lunak simulasi khusus prosesor dengan Instruction Set Architecture RISC-V. Memiliki antarmuka pengguna yang interaktif untuk pembelajaran mikroarsitektur berbasiskan RISC-V ISA. Perangkat lunak ini digunakan untuk membandingkan hasil penjalanan instruksi dari mikroarsitektur yang dirancang dan mikroarsitektur yang hasilnya sudah tepat.

8. Logisim Merupakan perangkat lunak yang digunakan untuk mensimulasikan desain *gate-level* dari desain prosesor secara interaktif. Digunakan dalam salah satu referensi yang menjadi acuan proyek.

### 4.2 Implementasi Alat

# 4.2.1 Pemodelan arsitektur *soft processor* menggunakan bahasa pemodelan VHDL

Pada tahap ini, desain gate level dari komponen-komponen desain top-level akan dimodelkan secara behavioral menggunakan Hardware Description Language VHDL. Proses pemodelan sistem dapat dilakukan dalam Quartus Prime, ModelSim, maupun text editor biasa. Bahasa pemodelan perangkat keras yang digunakan yakni VHDL. Gambar 4.3 merupakan contoh penulisan kode VHDL menggunakan Quartus Prime.

```
psyche

| The property of the part | The property of the part | Th
```

Gambar 4.3: Contoh penulisan program VHDL dalam Quartus Prime

## Program Counter

Program Counter adalah register dalam prosesor komputer yang berisi alamat (lokasi) instruksi yang sedang dieksekusi pada saat ini. Saat setiap instruksi diambil, penghitung program meningkatkan nilai simpanannya sebesar 1. Setelah setiap instruksi diambil, penghitung program menunjuk ke instruksi berikutnya dalam urutan. Saat komputer dihidupkan ulang atau direset, Program Counter kembali ke alamat 0. Secara RTL-Level, Program Counter bekerja seperti sebuah register biasa. Program Counter dimodelkan secara behavioral seperti pada Listing 7.1. Gambar 4.4 merupakan diagram blok RTL dari Program Counter.



Gambar 4.4: Program Counter dari soft processor.

#### Immediate Generator

Immediate Generator akan menghasilkan nilai immediate dari instruksi sesuai dengan tipe instruksi. Immediate ini akan digunakan sebagai offset atau operand untuk proses kalkulasi. Immediate Generator dimodelkan secara behavioral seperti pada Listing 7.3. Gambar 4.5 merupakan diagram blok RTL dari immediate generator.



Gambar 4.5: Immediate Generator dari soft processor.



Gambar 4.6: Implementasi RTL-Level dari Immediate Generator.

## Register Files

Register Files menyimpan nilai register x0 hingga x31 yang dapat diakses oleh pemrogram. Nilai x0 selalu bernilai 0 sesuai dengan spesifikasi RISC-V. Register Files dimodelkan secara behavioral seperti pada Listing 7.4. Gambar 4.7 merupakan diagram blok RTL dari register files.



Gambar 4.7: Register Files dari soft processor.



Gambar 4.8: Implementasi RTL-Leveldari  $Register\ Files.$ 

#### Control Unit

Control unit akan mengendalikan sistem secara keseluruhan sesuai dengan tipe instruksi. Tipe instruksi didapatkan dari sejumlah bits pertama pada instruksi dalam bentuk OP code. Desain Control Unit dibagi menjadi dua tahap: type-decode dan control-decode. Tahap pertama akan menentukan tipe dari instruksi, sedangkan tahap kedua akan menghasilkan sinyal kontrol dari tipe instruksi tersebut. Control Unit dimodelkan secara behavioral seperti pada Listing 7.8. Gambar 4.9 merupakan diagram blok RTL dari control unit. Sedangkan, Gambar 4.10 merupakan ilustrasi tahap-tahap dalam control unit. Gambar 4.10 merupakan diagram blok RTL-level dari tahap type decode dan Gambar 4.12 merupakan diagram blok RTL-level dari tahap control decode dalam control unit.



Gambar 4.9: Control Unit dari soft processor.



Gambar 4.10: Implementasi RTL-Level dari Control Unit.



Gambar 4.11: Implementasi RTL-Level tahap  $Type\ Decode$  dari  $Control\ Unit.$ 



Gambar 4.12: Implementasi RTL-Leveltahap  $Control\ Decode$ dari  $Control\ Unit.$ 

## ALU (Arithmetic Logic Unit)

 $ALU\ (Arithmetic\ Logic\ Unit)$ merupakan otak kalkulasi pada prosesor. Dalam ALU terdapat sejumlah logika operasi seperti adisi, substraksi, shifting, and, or, dan lainnya. Output dari ALU ditentukan oleh  $ALU\ Controller.\ ALU\ dimodelkan secara behavioral seperti pada <math display="inline">Listing\ 7.6.$  Gambar 4.13 merupakan diagram blok RTL dari  $Arithmetic\ Logic\ Unit.$ 



Gambar 4.13: ALU dari soft processor.



Gambar 4.14: Implementasi  ${\it Gate-Level}$ dari  ${\it ALU}.$ 

### ALU Controller

 $ALU\ Controller$ akan memberikan sinyal kendali sesuai dengan operasi yang diperlukan suatu instruksi.  $ALU\ Controller$  dimodelk-

an secara behavioral seperti pada Listing 7.7. Gambar 4.15 merupakan diagram blok RTL dari Arithmetic Logic Unit controller.



Gambar 4.15: ALU Controller dari soft processor.



Gambar 4.16: Implementasi  ${\it Gate-Level}$ dari  ${\it ALU}$   ${\it Controller}.$ 

# 4.2.2 Pengujian logika soft processor menggunakan ModelSim

Untuk memverifikasi validitas dari model yang dibuat, akan digunakan software simulasi ModelSim. Untuk menggunakan ModelSim, akan dilakukan sejumlah tahap:

1. Import semua file VHDL yang sudah ditulis ke Project ModelSim.

2. Lakukan kompilasi terhadap semua file yang sudah di-*import*.



Gambar 4.17: Melakukan kompilasi terhadap semua file desain dalam ModelSim.

- 3. Pastikan semua file dari desain sudah valid.
- 4. Lakukan simulasi logika terhadap desain *Top-Level*. Tahap ini akan dijelaskan pada bab berikutnya.

# 4.2.3 Sintesis processor core dalam Quartus Prime

Setelah soft processor diverifikasi menggunakan ModelSim, selanjutnya core akan disintesis menggunakan tool dari vendor FPGA. Karena FPGA yang digunakan diproduksi oleh Altera dan Intel, maka akan digunakan design software Quartus Prime. Untuk mensintesis soft processor, dilakukan sejumlah tahap:

- 1. Lakukan Analysis & Synthesis
- 2. Masukkan informasi mengenai *Pinout FPGA* yang digunakan pada *menu Pin Planner*.



Gambar 4.18: Semua *file* sudah valid, ditunjukkan dengan tanda centang hijau.

- 3. Melanjutkan proses kompilasi mulai dari *Place & Route* hingga selesai.
- 4. Dapat dilakukan *Timing Analysis* untuk menganalisa performa dari *soft processor*. Tahap ini akan dibahas di bab selanjutnya.

# 4.2.4 Pengunggahan $processor\ core$ ke dalam FPGA menggunakan $USB\ Blaster$

 $Soft\ Processor$  dapat diunggah ke FPGA setelah proses kompilasi selesai. Untuk melakukan proses pengunggahan, dilakukan tahap-tahap berikut:

1. Ubah hasil kompilasi dari bentuk ".sof" ke bentuk ".pof". Hasil kompilasi berbentuk ".sof" digunakan untuk pengunggahan dalam mode JTAG, sedangkan ".pof" digunakan dalam mode Active Serial. Mode JTAG hanya bertahan selama daya menyala dan akan terhapus setelah FPGA di-restart. Sebaliknya, dalam mode Active Serial, bitstream yang diunggah akan terus tersimpan. Proses ini dapat dilakukan pada menu Convert Programming Files.



Gambar 4.19: Proses analysis & synthesis.



Gambar 4.20: Pin Planner pada Quartus Prime.

- 2. Hubungkan  $FPGA\ board,\ USB\ Blaster,\ dan\ komputer.$
- 3. Unggah file ".pof" melalui menu Programmer Quartus Prime. Mode yang digunakan yakni Active Serial.
- 4. Setelah berhasil, akan dilakukan pengujian terhadap penjalanan program pada soft processor yang telah diunggah ke FPGA. Tahap ini akan dibahas dalam bab berikutnya.



Gambar 4.21: Menu Convert Programming Files pada Quartus Prime.



Gambar 4.22: Koneksi FPGA, USB Blaster, daya, dan komputer.



Gambar 4.23: USB Blaster digunakan untuk mengunggah soft processor dalam mode Active Serial.



Gambar 4.24: Proses pengunggahan keFPGA telah berhasil.

Halaman ini sengaja dikosongkan

# BAB V PENGUJIAN DAN EVALUASI

### 5.1 Program pengujian

Untuk menguji soft processor, telah digunakan program deret Fibonacci. Program dituliskan dalam bahasa Assembly RISC-V dan akan di-kompilasi ke dalam bentuk biner. Program ini akan menghitung deret Fibonacci dimulai dari yang pertama hingga bilangan Fibonacci dibawah 9999. Setelah nilai melampaui 9999, program akan berhenti dengan cara Branch Greater Equal. Listing 5.1 merupakan algoritma program dalam bahasa Assembly.

Listing 5.1: Deret Fibonacci dibawah 9999 dalam RISC-V Assembly.

```
lui x15 0x2
1
       addi x10 x15 1807
2
3 start:
       addi x6,x0,1
4
       addi x5,x0, 0
5
  up:
       add x7, x5, x6
7
       bge x7,x10,stop
8
       sw x7,0x34(x0)
9
       sw x6,0x30(x0)
       lw x5,0x30(x0)
11
       sw x7,0x30(x0)
12
       lw x6,0x30(x0)
13
       jal up
14
15 stop:
16
       nop
```

### 5.2 Kompilasi Program Pengujian

Agar dapat digunakan dalam soft processor, program Assembly ini perlu dikompilasi terlebih dahulu menjadi bentuk biner. Untuk melakukan kompilasi, dapat digunakan GCC toolchain untuk RISC-V. Supaya lebih mudah, dapat digunakan menu kompilasi bawaan Ripes simulator, yang sudah terintegrasi dengan RISC-V GCC to-

olchain. Program yang sudah di-disassembly akan terlihat setelah proses kompilasi berhasil. Setelah kode biner didapatkan, program biner akan dimasukkan ke dalam Program Memory seperti pada Listing 7.2.

| 0:       | 000027b7         | lui x15 0x2                 |
|----------|------------------|-----------------------------|
| 4:       | 70f78513         | addi x10 x15 1807           |
|          |                  |                             |
| 00000008 | <start>:</start> |                             |
| 8:       | 00100313         | addi x6 x0 1                |
| c:       | 00000293         | addi x5 x0 0                |
|          |                  |                             |
| 00000010 | <up>:</up>       |                             |
| 10:      | 006283b3         | add x7 x5 x6                |
| 14:      | 00a3de63         | bge x7 x10 28 <stop></stop> |
| 18:      | 02702a23         | sw x7 52 x0                 |
| 1c:      | 02602823         | sw x6 48 x0                 |
| 20:      | 03002283         | lw x5 48 x0                 |
| 24:      | 02702823         | sw x7 48 x0                 |
| 28:      | 03002303         | lw x6 48 x0                 |
| 2c:      | fe5ff0ef         | jal x1 -28 <up></up>        |
|          |                  |                             |
| 00000030 | <stop>:</stop>   |                             |
| 30:      | 00000013         | addi x0 x0 0                |
|          |                  |                             |

Gambar 5.1: Hasil deas semblymenggunakan GCC tool chainbawaan Ripes simulator.

## 5.3 Simulasi pada ModelSim

Setelah proses kompilasi desain menggunakan ModelSim seperti pada sub-bab 4.2.2, desain dapat disimulasikan untuk memastikan validitas logika. Untuk memulai simulasi, dapat menggunakan menu simulation, kemudian memilih hasil kompilasi top-level dari soft processor. Pada saat masuk ke dalam mode simulasi, semua sinyal yang ingin diamati perlu diletakkan ke dalam window waveform seperti pada gambar 5.3. Register x5, x6, dan x7 pada Gambar 5.4 sedang dilakukan proses kalkulasi bilangan Fibonacci. Bilangan yang ditunjukkan berbasis heksadesimal. Dalam waveform simulasi, soft processor telah mampu melakukan kalkulasi bilangan Fibonacci dibawah 9.999. Pada Gambar 5.5, telah dilakukan branching ke akhir program pada saat register x7 bernilai lebih dari 9.999. Bilangan

yang ditunjukkan berbasis heksadesimal.



Gambar 5.2: Memulai proses simulasi pada ModelSim.

### 5.4 Resource Usage pada Sintesis Processor Core

Resource Usage dari soft processor dapat dilihat dalam report tahap Analysis & Synthesis proses kompilasi. Dari report yang didapatkan, dapat dilihat bahwa soft processor membutuhkan 3712 logic elements, 1473 register, dan 16384 memory bits. Memory bits yang dibutuhkan dapat ditambah atau dikurangi dengan mengubah total address memori pada data memory dan program memory. Gambar 5.6 merupakan laporan penggunaan sumber daya hasil kompilasi soft processor yang dirancang.

### 5.5 Performa pada Processor Core

Performa dari processor core dapat diukur melalui frekuensi maksimal. Frekuensi maksimal dari soft processor dapat diamati dalam jendela Timing Analysis pada proses kompilasi. Frekuensi maksimal dari soft processor yang telah dirancang yakni 46.6 MHz. Ini terlihat pada ringkasan analisa timing pada Gambar 5.7.



Gambar 5.3: Memasukkan sinyal yang ingin diamati ke jendela waveform.

### 5.6 Critical Path pada Processor Core

Critical Path merupakan jalur terpanjang dari soft processor yang akan menentukan frekuensi maksimal. Dalam Timing Analysis, dapat dilakukan analisa lebih lanjut mengenai critical path dari desain. Untuk memulai analisa critical path, dipilih menu report critical path. Dalam jendela Timing Analyzer, dapat dipilih opsi report timing. Jalur terpanjang dari desain yakni jalur yang melalui masukkan Program Counter hingga masuk kembali ke multiplekser masukkan Program Counter.

# 5.7 Pembacaan Data Hasil Pembacaan Program Melalui Koneksi UART

*UART* merupakan sebuah protokol *interfacing* yang dapat digunakan untuk meng-*outputkan* sinyal dari *soft processor* secara digital. Dalam *protokol UART*, terdapat komponen TX dan RX. Dari desain yang ada, telah diimplementasikan suatu modul TX untuk komunikasi satu arah antara *FPGA* dan komputer. Pada komputer, data yang ditransmisikan melalui *UART TX* akan dibaca menggunakan *serial monitor*. Pertama-tama, kalkulasi dari program *Fi*-



Gambar 5.4: Menjalankan simulasi ModelSim.



Gambar 5.5: Simulasi ModelSim sudah berhasil.

bonacci akan diletakkan dalam sebuah memori First In First Out. Nilai yang dimasukkan ke dalam FIFO memory adalah nilai dari register x6 yang terhubung dengan suatu probe. Setelah program selesai, isi dari memori akan dikeluarkan satu-satu pada saat input diaktifkan. Hasilnya, semua bilangan Fibonacci sudah berhasil dikalkulasi dan ditampilkan dalam serial monitor. Untuk menghubungkan FPGA board dan komputer menggunakan protokol UART, digunakan kabel RS-232.



Gambar 5.6: Resource Usage pada laporan tahap kompilasi Analysis & Synthesis dalam Quartus Prime.



Gambar 5.7: Frekuensi maksimal dari desain.



Gambar 5.8: Frekuensi maksimal dari clock desain.



Gambar 5.9: Report dan rekomendasi mengenai  $timing\ closure\ soft$  processor.



Gambar 5.10: Jalur terpanjang dari datapath yang merupakan  $critical\ path$  desain.



Gambar 5.11: Sambungan antara FPGA board dan komputer menggunakan kabel RS-232. Display menampilkan bilangan Fibonaci terakhir di bawah 9.999.



Gambar 5.12: Nilai dari FIFO memory yang dibaca satu per satu melalui transmisi UART.

Halaman ini sengaja dikosongkan

# BAB VI KESIMPULAN DAN SARAN

### 6.1 Kesimpulan

Dari Kerja Praktek yang telah dilaksanakan, dapat ditarik beberapa kesimpulan:

- 1. Soft Processor berbasis RV32I Instruction Set Architecture dapat dikembangkan untuk sebuah FPGA dalam bentuk processor core.
- 2. Untuk memastikan validitas dari logika prosesor, dapat dilakukan functional simulation menggunakan ModelSim.
- 3. Resource Usage dan performa dari soft processor dapat diujikan menggunakan fitur yang terdapat dalam Quartus Prime.
- 4. Soft processor yang dirancang memerlukan 3712 logic elements, 1473 registers, dan 16384 memory bits.
- Prosesor memiliki frekuensi maksimal 46.6 MHz. Ini merupakan 93.2% kecepatan maksimum yang didukung FPGA, dimana kristal on-board pada FPGA yang digunakan mendukung frekuensi hingga 50MHz.
- 6. Frekuensi ini dipengaruhi oleh jalur paling panjang dari desain, yang disebut sebagai *critical path*.
- 7. Prosesor dapat menggunakan protokol *UART* untuk melakukan komunikasi antara *input* dan *output*.

#### 6.2 Saran

1. Penggunaan *resource* dapat dioptimasi lebih lanjut dengan mengembangkan desain menjadi lebih efisien.

- 2. Frekuensi maksimal dapat ditingkatkan dengan menggunakan metode *pipelining*.
- 3. Fungsi dari prosesor dapat ditingkatkan lebih lanjut dengan mengimplementasikan *extension* RISC-V lainnya sesuai kebutuhan.
- 4. Interface UART dapat ditingkatkan lagi sehingga dapat mendukung komunikasi transmit-receive secara dua arah.
- $5.\$  Verifikasi dapat dijalankan lebih lanjut menggunakan metode formal verification.

### DAFTAR PUSTAKA

- [1] Iain Waugh. How to read vhdl code, Jul 1970. URL https://cadhut.com/2020/07/26/how-to-read-vhdl-code/.
- [2] Andrew Waterman, Yunsup Lee, David A. Patterson, and Krste Asanovi. The risc-v instruction set manual. volume 1: User-level isa, version 2.0. 2014.
- [3] Don Kurian Dennis, Ayushi Priyam, Sukhpreet Singh Virk, Sajal Agrawal, Tanuj Sharma, Arijit Mondal, and Kailash Chandra Ray. Single cycle risc-v micro architecture processor and its fpga prototype. In 2017 7th International Symposium on Embedded Computing and System Design (ISED), pages 1–5, 2017. doi: 10.1109/ISED.2017.8303926.
- [4] Philip H. W. Leong. Recent trends in fpga architectures and applications. In 4th IEEE International Symposium on Electronic Design, Test and Applications (delta 2008), pages 137–141, 2008. doi: 10.1109/DELTA.2008.14.
- [5] Jason G. Tong, Ian D. L. Anderson, and Mohammed A. S. Khalid. Soft-core processors for embedded systems. In 2006 International Conference on Microelectronics, pages 170–173, 2006. doi: 10.1109/ICM.2006.373294.
- [6] Fpga design software intel® quartus® prime. URL https://www.intel.com/content/www/us/en/software/programmable/quartus-prime/overview.html.
- [7] Brian Gestner and David V. Anderson. Automatic generation of modelsim-matlab interface for rtl debugging and verification. In 2007 50th Midwest Symposium on Circuits and Systems, pages 1497–1500, 2007. doi: 10.1109/MWSCAS.2007.448824.
- [8] M. Shahdad, R. Lipsett, E. Marschner, K. Sheehan, and H. Cohen. Vhsic hardware description language. *Computer*, 18(2): 94–103, 1985. doi: 10.1109/MC.1985.1662802.

[9] Jayesh More, Rushank Suryavanshi, Gaurav Dasarwar, S Sivanantham, and K Sivasankaran. Fpga implementation of universal asynchronous transmitter and receiver. In 2015 Online International Conference on Green Engineering and Technologies (IC-GET), pages 1–3, 2015. doi: 10.1109/GET.2015.7453796.

# BAB VII Lampiran

Listing 7.1: Program Counter

```
1 library ieee;
2 use ieee.std_logic_1164.all;
4 entity program_counter is
    port (
      clr, clk: in std_logic;
      address_in: in std_logic_vector(31 downto 0);
      address_out: out std_logic_vector(31 downto 0)
    );
10 end program_counter;
1.1
12 architecture behav of program_counter is
13 begin
    process (clk, clr)
    begin
15
      if (clr = '1') then
16
        address_out <= (others => '0');
17
      elsif rising_edge(clk) then
         address_out <= address_in;
      end if;
20
21
    end process;
22 end behav;
```

Listing 7.2: Program Memory

```
1 library ieee;
2 use ieee.std_logic_1164.all;
3 use ieee.numeric_std.all;
4
5 entity progmem IS
6  port
7  (
8   address: in std_logic_vector (29 downto 0);
9   clk: in std_logic := '1';
10  instruction_out: out std_logic_vector (31 downto 0)
11  );
12 end progmem;
```

```
13
14
15 architecture behav of progmem is
16
     type rom_type is array (0 to 255) of std_logic_vector↔
          (31 downto 0);
     signal ROM : rom_type:=(
17
       -- Example program
18
       x"00000000",
19
       x"000027b7".
       x"70f78513".
21
       x"00100313".
22
       x"00000293",
23
       x"006283b3",
24
       x "00 a 3 d e 6 3 ",
25
       x"02702a23".
26
       x"02602823",
27
       x"03002283".
28
       x"02702823",
       x"03002303",
30
       x"fe5ff0ef",
31
32
       x"000000ef",
       others => x"0000000"
34
     );
35 begin
     instruction_out <= ROM(to_integer(unsigned(address))) ←
37 end behav;
```

Listing 7.3: Immediate Generator

```
1 library ieee;
2 use ieee.std_logic_1164.all;
3 use ieee.numeric_std.all;
5 entity immediate_generator is
    port (
      inst: in std_logic_vector(31 downto 0);
7
      s_type_out: out std_logic_vector(31 downto 0);
      sb_type_out: out std_logic_vector(31 downto 0);
      u_type_out: out std_logic_vector(31 downto 0);
      uj_type_out: out std_logic_vector(31 downto 0);
11
      i_type_out: out std_logic_vector(31 downto 0)
12
13
14 end immediate_generator;
16 architecture behav of immediate_generator is
17 begin
```

```
s_{type_out} \le std_{logic_vector(resize(signed(inst(31 \leftrightarrow
         downto 25)&inst(11 downto 7)),32));
     sb_type_out <= std_logic_vector(resize(signed(inst←
19
         (31)&inst(7)&inst(30 downto 25)&inst(11 downto 8) \leftarrow
         &'0'),32));
    u_type_out <= std_logic_vector(inst(31)&inst(30 ←
20
         downto 20)&inst(19 downto 12))&x"000";
21
    uj_type_out <= std_logic_vector(resize(signed(inst←
         (31)&inst(19 downto 12)&inst(20)&inst(30 downto \leftarrow
         25)&inst(24 downto 21)&'0'),32));
     i_type_out <= std_logic_vector(resize(signed(inst(31 ↔
22
         downto 20)),32));
23 end behav;
```

## Listing 7.4: Register Files

```
1 library ieee;
2 use ieee.std_logic_1164.all;
3 use ieee.numeric_std.all;
5 entity register_files is
6
    port (
       write_en, clk: in std_logic;
       read_address_1: in std_logic_vector(4 downto 0);
       read_address_2: in std_logic_vector(4 downto 0);
9
      write_address: in std_logic_vector(4 downto 0);
10
       write_data: in std_logic_vector(31 downto 0);
       data_out_1: out std_logic_vector(31 downto 0);
12
       data_out_2: out std_logic_vector(31 downto 0)
13
14
  end register_files;
15
  architecture behav of register_files is
17
    type regfiles is array (0 to 31) of std_logic_vector \leftarrow
18
         (31 downto 0);
    signal register_content:regfiles := (0 => x←
         "00000000", others => x"00000000");
20
21
  begin
    process (clk, write_en, write_data) is
22
    begin
23
       if rising_edge(clk) then
24
             (write_en = '1') and (not(write_address\leftarrow
25
             ="00000")) then
           register\_content(to\_integer(unsigned( \leftarrow
26
               write_address))) <= write_data;</pre>
         end if;
27
```

```
end if;
end process;
data_out_1 <= register_content(to_integer(unsigned(
read_address_1)));
data_out_2 <= register_content(to_integer(unsigned(
read_address_2)));
end behav;</pre>
```

## Listing 7.5: Data Memory

```
1 library ieee;
2 use ieee.std_logic_1164.all;
3 use ieee.numeric_std.all;
5 entity data_memory IS
    port (
      clk: in std_logic;
      data: in std_logic_vector (31 downto 0);
      address: in std_logic_vector (7 downto 0);
9
      write_en: in std_logic;
10
      load_en: in std_logic;
11
      q: out std_logic_vector (31 downto 0):= x←
           "0000000";
      probe_out: out std_logic_vector (31 downto 0)
13
14
  end data_memory;
15
17 architecture behav OF data_memory IS
      type mem is array(0 to 255) of std_logic_vector(31 ←
18
          downto 0);
     signal ram_block : mem:=(
19
      others => x"00000000"
20
21
22
    signal probe_out_sig: std_logic_vector (31 downto 0);
23
    signal addr:integer:=0;
24 begin
25
    process (clk)
26
      begin
27
      if rising_edge(clk) then
           addr <= to_integer(unsigned(address));
29
         if (write_en = '1') then
30
           ram_block(to_integer(unsigned(address))) <= ←
31
               data;
         end if;
32
      end if;
33
    end process;
34
```

## Listing 7.6: ALU

```
1 library ieee;
2 use ieee.std_logic_1164.all;
3 use ieee.numeric_std.all;
5 entity alu is
6
    port (
       ALUop_in: in std_logic_vector (4 downto 0);
       operand_a: in std_logic_vector (31 downto 0);
       operand_b: in std_logic_vector (31 downto 0);
1.0
      result_out: out std_logic_vector (31 downto 0)
    );
11
  end alu;
12
14 architecture behav of alu is
    signal lt, eq, neq, gt, lt_u, gt_u: std_logic_vector \leftarrow
1.5
         (31 downto 0);
16 begin
17
    process (operand_a, operand_b, ALUop_in, lt, eq, neq, ←
18
          gt, lt_u, gt_u)
19
    begin
       case ALUop_in is
20
         when "00000" => result_out <= std_logic_vector(←
21
             unsigned(operand_a) + unsigned(operand_b));
         when "00001" => result_out <= std_logic_vector(\leftarrow
22
             shift_left((unsigned(operand_a)), to_integer(←
             unsigned(operand_b(4 downto 0))));
         when "00010" => result_out <= lt;
23
         when "00011" => result_out <= lt_u;
24
         when "00100" => result_out <= operand_a xor \hookleftarrow
25
             operand_b;
         when "00101" => result_out <= std_logic_vector(←
26
             shift_right((unsigned(operand_a)), to_integer ←
             (unsigned(operand_b(4 downto 0))));
         when "00110" => result_out <= operand_a or \hookleftarrow
27
             operand_b;
         when "00111" => result_out <= operand_a and \leftrightarrow
28
             operand_b;
         when "01000" => result_out <= std_logic_vector(←
29
             unsigned(operand_a) - unsigned(operand_b));
```

```
when "01101" => result_out <= std_logic_vector(←
30
              shift_right((signed(operand_a)), to_integer(←
              unsigned(operand_b(4 downto 0))));
         when "10000" => result_out <= eq;
31
         when "10001" => result_out <= neq;
32
         when "10100" => result_out <= lt;
33
         when "10101" => result_out <= eq or gt;
34
35
         when "10110" => result_out <= lt_u;
         when "10111" => result_out <= eq or gt_u;
36
         when "11111" => result_out <= operand_a;
37
         when others => result_out <= (others => 'X');
38
       end case;
39
     end process;
40
41
     lt <= x"00000001" when (signed(operand_a) < signed (\leftrightarrow
49
         operand_b)) else x"00000000";
     eq <= x"00000001" when (signed(operand_a) = signed (\leftrightarrow
43
         operand_b)) else x"00000000";
     neq <= x"00000000" when (signed(operand_a) /= signed \leftrightarrow
44
         (operand_b)) else x"0000001";
     gt <= x"00000001" when (signed(operand_a) > signed (\leftrightarrow
45
         operand_b)) else x"00000000";
     lt_u <= x"00000001" when (unsigned(operand_a) < \leftarrow
46
         unsigned (operand_b)) else x"00000000";
     gt_u <= x"00000001" when (unsigned(operand_a) > \leftarrow
47
         unsigned (operand_b)) else x"00000000";
48 end behav;
```

## Listing 7.7: ALU Controller

```
1 library ieee;
2 use ieee.std_logic_1164.all;
3 use ieee.numeric_std.all;
4
5 entity alu_controller is
    port (
      ALUop_in: in std_logic_vector (2 downto 0);
      funct7: in std_logic;
      funct3: in std_logic_vector (2 downto 0);
      ALUop_out: out std_logic_vector (4 downto 0)
11
12 end alu_controller;
14 architecture behav of alu_controller is
15 begin
    process (ALUop_in, funct7, funct3)
    begin
17
```

```
if ALUop_in = "011" then
18
         ALUop_out <= '1'&x"f";
19
       elsif ALUop_in = "010" then
20
         ALUop_out <= "10"&funct3;
21
       elsif ALUop_in = "000" and funct7 = '0' then
22
         ALUop_out <= "00"&funct3;
23
       elsif ALUop_in = "000" and funct7 = '1' then
24
25
         ALUop_out <= "01"&funct3;
       elsif ALUop_in = "000" then
         ALUop_out <= "00"&funct3;
27
       elsif ALUop_in = "001" and funct7 = '0' and funct3 \leftarrow
28
           = "101" then
         ALUop_out <= "00"&funct3;
29
       elsif ALUop_in = "001" and funct7 = '1' and funct3 \leftarrow
30
           = "101" then
         ALUop_out <= "01"&funct3;
31
       elsif ALUop_in = "001" and funct3 = "101" then
32
         ALUop_out <= "00"&funct3;
       elsif ALUop_in = "001" then
34
         ALUop_out <= "00"&funct3;
35
36
         ALUop_out <= "00000";
37
38
       end if;
     end process;
39
40 end behav;
```

Listing 7.8: Control Unit

```
1 library ieee;
2 use ieee.std_logic_1164.all;
4 entity control_unit is
    port (
5
       opcode: in std_logic_vector(6 downto 0);
      mem_write, branch, reg_write, mem_to_reg, load_en: ←
           out std_logic;
      ALU_op:out std_logic_vector(2 downto 0);
8
      operand_a_sel:out std_logic_vector (1 downto 0);
9
      operand_b_sel:out std_logic;
10
      extend_sel, next_pc_sel:out std_logic_vector (1 ←
          downto 0)
    );
12
13 end control_unit;
15 architecture behav of control_unit is
    signal r_type, load_type, store_type, branch_type, \leftarrow
        i_type, jalr_type, jal_type, lui_type: std_logic;
```

```
17 begin
     type_decode:
       r_{type} \le '1' \text{ when opcode} = "0110011" else '0';
19
20
       load_type <= '1' when opcode = "0000011" else '0';
       store_type <= '1' when opcode = "0100011" else '0';
21
       branch_type <= '1' when opcode = "1100011" else \leftrightarrow
22
            '0';
23
       i_type <= '1' when opcode = "0010011" else '0';
       jalr_type <= '1' when opcode = "1100111" else '0';
       jal_type <= '1' when opcode = "1101111" else '0';</pre>
25
       lui_type <= '1' when opcode = "0110111" else '0';</pre>
26
27
     control_decode:
28
       mem_write <= store_type;</pre>
29
       branch <= branch_type;
30
       reg_write <= r_type or load_type or i_type or \hookleftarrow
31
            lui_type or jal_type or jalr_type;
       mem_to_reg <= load_type;
32
       ALU_op <= not (r_type or branch_type or i_type or \leftarrow
33
            jal_type or jalr_type) & not(r_type or \leftarrow
            load_type or store_type or i_type) & not(r_type \leftarrow
             or load_type or branch_type or lui_type);
       operand_a_sel <= "11" when lui_type = '1' else "10"\leftarrow
34
             when jalr_type = '1' else "10" when jal_type =\leftarrow
             '1' else "00";
       operand_b_sel <= lui_type or store_type or \hookleftarrow
35
            load_type or i_type;
       extend_sel <= store_type&lui_type;
36
       load_en <= load_type;</pre>
37
       next_pc_sel <= "01" when branch_type = '1' else \leftarrow
38
            "10" when jal_type = '1' else "11" when \leftrightarrow
            jalr_type = '1' else "00";
39 end behav;
```

Listing 7.9: Top-Level

```
1 library ieee;
2 use ieee.std_logic_1164.all;
3 use ieee.numeric_std.all;
4
5 entity top is
6  port (
7     clr_in: in std_logic;
8     clk_in: in std_logic;
9     read_en: in std_logic;
10     seg: out std_logic_vector (7 downto 0);
11     dig: out std_logic_vector (3 downto 0);
```

```
tx_out: out std_logic;
12
       clk_speed_selector: in std_logic
13
    ):
14
15
  end top;
16
  architecture behav of top is
17
     component program_counter is
18
19
      port (
         clr, clk: in std_logic;
         address_in: in std_logic_vector(31 downto 0);
21
         address_out: out std_logic_vector(31 downto 0)
22
      );
23
    end component program_counter;
24
25
    component alu is
26
    port (
27
28
       ALUop_in: in std_logic_vector (4 downto 0);
       operand_a: in std_logic_vector (31 downto 0);
       operand_b: in std_logic_vector (31 downto 0);
30
      result_out: out std_logic_vector (31 downto 0)
31
32
    );
    end component alu;
33
34
    component control_unit is
35
36
    port (
       opcode: in std_logic_vector(6 downto 0);
37
      mem_write, branch, reg_write, mem_to_reg, load_en: ←
38
           out std_logic;
       ALU_op:out std_logic_vector(2 downto 0);
39
40
       operand_a_sel:out std_logic_vector (1 downto 0);
       operand_b_sel:out std_logic;
41
       extend_sel, next_pc_sel:out std_logic_vector (1 \leftrightarrow
42
           downto 0)
43
    );
    end component control_unit;
44
45
    component progmem IS
46
    port
47
48
       address: in std_logic_vector (29 downto 0);
49
       clk: in std_logic := '1';
50
51
       instruction_out: out std_logic_vector (31 downto 0)
52
    end component progmem;
53
54
    component immediate_generator is
55
56
    port (
```

```
inst: in std_logic_vector(31 downto 0);
57
       s_type_out: out std_logic_vector(31 downto 0);
58
       sb_type_out: out std_logic_vector(31 downto 0);
59
60
       u_type_out: out std_logic_vector(31 downto 0);
       uj_type_out: out std_logic_vector(31 downto 0);
61
       i_type_out: out std_logic_vector(31 downto 0)
62
63
64
     end component immediate_generator;
     component register_files is
66
     port (
67
       write_en, clk: in std_logic;
68
       read_address_1: in std_logic_vector(4 downto 0);
69
       read_address_2: in std_logic_vector(4 downto 0);
70
       write_address: in std_logic_vector(4 downto 0);
71
       write_data: in std_logic_vector(31 downto 0);
72
       data_out_1: out std_logic_vector(31 downto 0);
73
       data_out_2: out std_logic_vector(31 downto 0)
74
75
     ):
     end component register_files;
76
77
     component alu_controller is
79
     port (
       ALUop_in: in std_logic_vector (2 downto 0);
80
       funct7: in std_logic;
81
       funct3: in std_logic_vector (2 downto 0);
82
       ALUop_out: out std_logic_vector (4 downto 0)
83
     );
8/1
     end component alu_controller;
85
86
     component data_memory IS
87
     port (
88
       clk: in std_logic;
89
       data: in std_logic_vector (31 downto 0);
90
       address: in std_logic_vector (7 downto 0);
       write_en: in std_logic;
92
       load_en: in std_logic;
93
       q: out std_logic_vector (31 downto 0);
94
       probe_out: out std_logic_vector(31 downto 0)
95
     );
96
     end component data_memory;
97
98
99
     component sevenseg is
100
     port (
       clk: in std_logic;
101
102
       data_in: in std_logic_vector (31 downto 0);
       seg: out std_logic_vector (7 downto 0);
103
```

```
dig: out std_logic_vector (3 downto 0)
104
105
     );
     end component sevenseg;
106
107
     component bin2bcd is
108
      port (
109
          input:
                        in
                              std_logic_vector (15 downto 0);
110
111
          ones:
                        out
                             std_logic_vector (3 downto 0);
                              std_logic_vector (3 downto 0);
          tens:
                        out
112
                             std_logic_vector (3 downto 0);
113
          hundreds:
                        out
          thousands:
                        out
                             std_logic_vector (3 downto 0)
114
      );
115
     end component bin2bcd;
116
117
     component hex2ascii is
118
119
     port (
120
        input: in std_logic_vector (3 downto 0);
        output: out std_logic_vector (7 downto 0);
121
       next_out: in std_logic
122
     );
123
124
     end component hex2ascii;
125
126
     component UART_TX is
127
        generic (
128
         g_CLKS_PER_BIT : integer := 217
                                             -- Needs to be\hookleftarrow
              set correctly
         );
129
       port (
130
         i_Clk
                             std_logic;
131
                      : in
132
         i_TX_DV
                       : in
                             std_logic;
                             std_logic_vector(7 downto 0);
133
         i_TX_Byte
                      : in
         o_TX_Active : out std_logic;
134
         o_TX_Serial : out std_logic;
135
         o_TX_Done
136
                      : out std_logic
         );
137
     end component UART_TX;
138
139
     component fifo is
140
     Generic (
141
        constant DATA_WIDTH
                                : positive := 32;
142
        constant FIFO_DEPTH : positive := 256
143
144
     ):
     Port (
145
146
       CLK
              : in
                     STD_LOGIC;
       RST
              : in
                     STD_LOGIC;
147
       WriteEn : in
                        STD_LOGIC;
148
       DataIn
                 : in
                        STD_LOGIC_VECTOR (DATA_WIDTH - 1 \hookleftarrow
149
```

```
downto 0);
150
       ReadEn
               : in
                       STD_LOGIC;
       DataOut : out STD_LOGIC_VECTOR (DATA_WIDTH - 1 \hookleftarrow
151
            downto 0);
       Empty : out STD_LOGIC;
152
       Full
              : out STD_LOGIC
153
154
     );
155
     end component fifo;
     component fifo32to4 is
157
       Port (
158
          clk
                : in
                       std_logic;
159
                : in
                       std_logic;
160
          datain_32: in std_logic_vector (31 downto 0);
161
          NextWordReadEn
                          : in std_logic;
162
          WriteEn: in std_logic;
163
          dataout : out std_logic_vector (3 downto 0);
164
          nextout: out std_logic;
165
          readnext: out std_logic;
166
          datavalid: out std_logic
167
       );
168
     end component fifo32to4;
169
170
     component validchecker is
171
172
     Port (
       clk
              : in
                     std_logic;
173
       clr
              : in
                     std_logic;
174
175
       datavalidin: in std_logic;
       txactive: in std_logic;
176
       validout: out std_logic;
       nextwordreaden_sig: out std_logic;
178
       tx_done_sig: in std_logic;
179
       tx_active_sig: in std_logic;
180
       read_next_sig: in std_logic;
181
       fifo_valid_sig: in std_logic;
182
       fifo32_4_writeen_sig: out std_logic;
183
       fifo_read_next: out std_logic;
184
       fifo_readen_sig: in std_logic
185
186
     end component validchecker;
187
188
189
     component Debounce_Switch is
190
191
       port (
         i_Clk
                         std_logic;
192
                   : in
193
         i_Switch : in
                         std_logic;
         o_Switch : out std_logic
194
```

```
195
         );
     end component Debounce_Switch;
196
197
198
     signal clr: std_logic := '1';
199
     signal clk, clk2, clk3, clk4, clk_fifo: std_logic := \leftarrow
200
          '0';
201
     signal count, count2, count3, count4: integer := 1;
     signal pc_in_sig: std_logic_vector (31 downto 0) := x \leftarrow
202
          "00000000"; --pc
     signal pc_out_sig: std_logic_vector (31 downto 0) := \leftarrow
203
          x"00000000"; --pc
     signal instruction: std_logic_vector (31 downto 0); ←
204
          --pc
     signal s_type_sig, sb_type_sig, u_type_sig, \leftarrow
205
          uj_type_sig, i_type_sig, immgen_mux_sig: ←
          std_logic_vector (31 downto 0); --immgen
     signal write_data_sig, data_out_1_sig, data_out_2_sig↔
206
          : std_logic_vector (31 downto 0); --regfiles
     signal reg_write_en_sig, branch_sig, mem_write_sig, \hookleftarrow
207
          {\tt mem\_to\_reg\_sig}, \ {\tt operand\_b\_sel\_sig}, \ {\tt load\_en\_sig} \colon \; \hookleftarrow
          std_logic; --ctrl unit
     signal ALUop_sig: std_logic_vector (2 downto 0); --
208
          ctrl unit
209
     signal operand_a_sel_sig, extend_sel_sig, \hookleftarrow
          next_pc_sel_sig: std_logic_vector (1 downto 0); ←
          --ctrl unit
     signal ALUop_in_sig: std_logic_vector (4 downto 0); ←
210
     signal ALU_branch_sig: std_logic; --alu
211
     signal operand_a_sig, operand_b_sig, result_sig: \leftarrow
212
          std_logic_vector (31 downto 0); --alu
     signal data_memory_out_sig, probe_out_sig: \leftarrow
213
          std_logic_vector (31 downto 0); --datamem
     signal jump_sig, jalr_sig: std_logic_vector (31 \leftarrow
214
          downto 0); -- jump target
     signal bcd_sig: std_logic_vector (31 downto 0); -- ←
215
          binary to bcd for 7-segments
     signal ones_sig, tens_sig, hundreds_sig, ←
216
          thousands_sig: std_logic_vector(3 downto 0); --
          binary to bcd for 7-segments
     signal fifo_writeen_sig, fifo_readen_sig, ←
217
          fifo_empty_sig, fifo_empty_sig_r, fifo_full_sig, ←
          fifo_valid_sig, fifo_read_next: std_logic; --fifo
     signal fifo_data_out_sig: std_logic_vector(31 downto ←
218
          0); -- fifo
     signal nextwordreaden_sig, fifo32_4_writeen_sig, ←
219
```

```
next_out_sig: std_logic; --fifo 32 to 4
220
      signal read_next_sig: std_logic; -- fifo 32 to 4
      signal fifo_4_out_sig: std_logic_vector (3 downto 0); ←
221
           --fifo 32 to 4
      signal asciiout_sig: std_logic_vector (7 downto 0); \leftarrow
222
          -- hex2ascii
      signal dv_clr, datavalid_sig: std_logic; -- datavalid\leftarrow
223
           checker
      signal datavalid_tx_sig, tx_dv_sig, tx_active_sig, \leftarrow
224
          tx_done_sig: std_logic; -- uart tx8
      signal read_en_debounced : std_logic; -- debounce
225
226
227 begin
      clr <= not clr_in;</pre>
228
      process (clk_in)
229
230
        begin
        if rising_edge(clk_in) then
231
          count <= count+1;</pre>
232
          if (count = 250000/1024) then
233
234
             clk <= not clk;
235
             count <= 1;
          end if:
236
237
        end if;
238
      end process;
239
      process (clk_in)
240
        begin
241
        if rising_edge(clk_in) then
242
          count2 <= count2+1;</pre>
243
          if (count2 = 2) then
             clk2 <= not clk2;</pre>
245
             count2 <= 1;
246
          end if;
247
        end if;
248
      end process;
249
250
      process (clk_in)
251
252
        begin
253
        if rising_edge(clk_in) then
          count3 <= count3+1;</pre>
254
          if (count3 = 1) then
255
             clk3 <= not clk3;
256
             count3 <= 1;
257
258
          end if;
        end if;
259
260
      end process;
261
```

```
process (clk_in)
262
263
       begin
        if rising_edge(clk_in) then
264
265
          count4 <= count4+1;
          if (count4 = 25000000/1024) then
266
            clk4 <= not clk4;</pre>
267
            count4 <= 1;
268
269
          end if;
        end if:
270
271
     end process;
272
     Debounce_Inst: Debounce_Switch port map (clk_in, ←
273
          read_en,read_en_debounced);
     hex2ascii1: hex2ascii port map (fifo_4_out_sig, \leftarrow
274
          asciiout_sig, next_out_sig);
     fifo32to4_1: fifo32to4 port map (clk2, dv_clr, \leftarrow
275
          fifo_data_out_sig, nextwordreaden_sig, \hookleftarrow
          fifo32_4_writeen_sig, fifo_4_out_sig, ←
          next_out_sig, read_next_sig, datavalid_sig);
276
     fifo1: fifo port map (clk_fifo, clr, fifo_writeen_sig ←
          , data_out_2_sig, fifo_readen_sig, ←
          fifo_data_out_sig, fifo_empty_sig, fifo_full_sig) \leftarrow
     tx1: uart_tx port map (clk3, tx_dv_sig, asciiout_sig, ←
277
           tx_active_sig, tx_out, tx_done_sig);
     validchecker1: validchecker port map (clk3, dv_clr, ←
278
          datavalid_sig, tx_active_sig, datavalid_tx_sig, \hookleftarrow
          nextwordreaden_sig, tx_done_sig, tx_active_sig, ←
          read_next_sig, fifo_valid_sig, ←
          fifo32_4_writeen_sig, fifo_read_next, \leftarrow
          fifo_readen_sig);
     sevenseg1: sevenseg port map (clk_in, bcd_sig, seg, \leftarrow
279
          dig);
     pc1: program_counter port map (clr, clk, pc_in_sig, ←
280
          pc_out_sig);
     inst1: progmem port map (pc_out_sig(31 downto 2), clk←
281
          , instruction);
     immgen1: immediate_generator port map (instruction, \hookleftarrow
282
          s_type_sig, sb_type_sig, u_type_sig, uj_type_sig, ←
           i_type_sig);
     regfiles1: register_files port map (reg_write_en_sig, ←
283
           clk, instruction(19 downto 15), instruction(24 \leftrightarrow
          downto 20), instruction(11 downto 7), \leftarrow
          write_data_sig, data_out_1_sig, data_out_2_sig);
     aluctrl1: alu_controller port map (ALUop_sig, ←
284
          instruction(30), instruction(14 downto 12), \leftarrow
          ALUop_in_sig);
```

```
alu1: alu port map (ALUop_in_sig, operand_a_sig, ←
285
         operand_b_sig, result_sig);
     ctrl1: control_unit port map (instruction(6 downto 0)←
286
          , mem_write_sig, branch_sig, reg_write_en_sig, \leftarrow
         mem_to_reg_sig, load_en_sig, ALUop_sig, ←
         operand_a_sel_sig, operand_b_sel_sig, ←
         extend_sel_sig, next_pc_sel_sig);
287
     datamem1: data_memory port map (clk, data_out_2_sig, ←
         result_sig(9 downto 2), mem_write_sig, ←
         load_en_sig, data_memory_out_sig, probe_out_sig);
     bin2bcd1: bin2bcd port map (probe_out_sig(15 downto ←
288
         0), ones_sig, tens_sig, hundreds_sig, ←
         thousands_sig);
289
     bcd_sig <= x"0000"&thousands_sig&hundreds_sig&~
200
         tens_sig&ones_sig;
291
     fifo_writeen_sig <= '1' when (mem_write_sig and (not \leftarrow
292
         fifo_full_sig or fifo_empty_sig)) = '1' and ←
         result_sig(9 downto 2) = x"0d" else '0';
293
     clk_fifo <= clk4 when clk_speed_selector = '1' else \hookleftarrow
294
         clk;
295
296
     fiforeaden:process(clk)
297
       if rising_edge (clk) then
298
         fifo_readen_sig <= fifo_read_next and ←
200
              read_en_debounced and (not fifo_empty_sig_r);
       end if:
300
     end process;
301
     tx_dv_sig <= datavalid_tx_sig and read_en_debounced
302
303
     dv_clr <= clr or not read_en_debounced;</pre>
304
305
     fifoemptyregister:process(clk)
306
     begin
307
       if rising_edge (clk) then
308
         fifo_empty_sig_r <= fifo_empty_sig;
       end if;
310
     end process;
311
312
313
314
     fifo_valid_sig <= read_en_debounced and \hookleftarrow
         fifo_readen_sig;
315
316
```

```
pc_mux:
317
       with next_pc_sel_sig select pc_in_sig <=
318
          std_logic_vector(unsigned(pc_out_sig) + ←
319
              to_unsigned(4, 32)) when "00",
          jump_sig when "01",
320
          std_logic_vector(unsigned(uj_type_sig) + unsigned ←
321
              (pc_out_sig)) when "10",
322
          jalr_sig when "11",
          (others => 'X') when others:
323
324
     alu_operand_a_mux:
325
       with operand_a_sel_sig select operand_a_sig <=
326
          data_out_1_sig when "00",
327
          pc_out_sig when "01",
328
          std_logic_vector(unsigned(pc_out_sig) + ←
329
              to_unsigned(4, 32)) when "10",
          data_out_1_sig when "11",
330
          (others => 'X') when others;
331
332
     alu_operand_b_mux:
333
       with operand_b_sel_sig select operand_b_sig <=
334
          data_out_2_sig when '0',
335
336
          immgen_mux_sig when '1',
          (others => 'X') when others:
337
338
     immgen_mux:
339
       with extend_sel_sig select immgen_mux_sig <=
340
          i_type_sig when "00",
341
          u_type_sig when "01",
342
          s_type_sig when "10",
343
          (others => 'X') when others;
344
345
     mem_to_reg_mux:
346
       with mem_to_reg_sig select write_data_sig <=
347
          result_sig when '0',
349
          data_memory_out_sig when '1',
          (others => 'X') when others;
350
351
     jalr_target:
352
        jalr_sig <= std_logic_vector(unsigned(←
353
            data_out_1_sig) + unsigned(immgen_mux_sig)) and←
             x"fffffffc";
354
     jump_target:
355
        ALU_branch_sig <= '1' when (ALUop_in_sig(4 downto \leftrightarrow
356
            3) = "10") and (result_sig = x"00000001") else \leftarrow
            '0':
```